794574565fd0e59c27ffc8107c6f35c4862ff040
[qemu] / hw / palm.c
1 /*
2  * PalmOne's (TM) PDAs.
3  *
4  * Copyright (C) 2006-2007 Andrzej Zaborowski  <balrog@zabor.org>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
19  * MA 02111-1307 USA
20  */
21 #include "vl.h"
22
23 static uint32_t static_readb(void *opaque, target_phys_addr_t offset)
24 {
25     uint32_t *val = (uint32_t *) opaque;
26     return *val >> ((offset & 3) << 3);
27 }
28
29 static uint32_t static_readh(void *opaque, target_phys_addr_t offset) {
30     uint32_t *val = (uint32_t *) opaque;
31     return *val >> ((offset & 1) << 3);
32 }
33
34 static uint32_t static_readw(void *opaque, target_phys_addr_t offset) {
35     uint32_t *val = (uint32_t *) opaque;
36     return *val >> ((offset & 0) << 3);
37 }
38
39 static void static_write(void *opaque, target_phys_addr_t offset,
40                 uint32_t value)
41 {
42 #ifdef SPY
43     printf("%s: value %08lx written at " PA_FMT "\n",
44                     __FUNCTION__, value, offset);
45 #endif
46 }
47
48 static CPUReadMemoryFunc *static_readfn[] = {
49     static_readb,
50     static_readh,
51     static_readw,
52 };
53
54 static CPUWriteMemoryFunc *static_writefn[] = {
55     static_write,
56     static_write,
57     static_write,
58 };
59
60 /* Palm Tunsgten|E support */
61
62 /* Shared GPIOs */
63 #define PALMTE_USBDETECT_GPIO   0
64 #define PALMTE_USB_OR_DC_GPIO   1
65 #define PALMTE_TSC_GPIO         4
66 #define PALMTE_PINTDAV_GPIO     6
67 #define PALMTE_MMC_WP_GPIO      8
68 #define PALMTE_MMC_POWER_GPIO   9
69 #define PALMTE_HDQ_GPIO         11
70 #define PALMTE_HEADPHONES_GPIO  14
71 #define PALMTE_SPEAKER_GPIO     15
72 /* MPU private GPIOs */
73 #define PALMTE_DC_GPIO          2
74 #define PALMTE_MMC_SWITCH_GPIO  4
75 #define PALMTE_MMC1_GPIO        6
76 #define PALMTE_MMC2_GPIO        7
77 #define PALMTE_MMC3_GPIO        11
78
79 static void palmte_microwire_setup(struct omap_mpu_state_s *cpu)
80 {
81 }
82
83 static struct {
84     int row;
85     int column;
86 } palmte_keymap[0x80] = {
87     [0 ... 0x7f] = { -1, -1 },
88     [0x3b] = { 0, 0 },  /* F1   -> Calendar */
89     [0x3c] = { 1, 0 },  /* F2   -> Contacts */
90     [0x3d] = { 2, 0 },  /* F3   -> Tasks List */
91     [0x3e] = { 3, 0 },  /* F4   -> Note Pad */
92     [0x01] = { 4, 0 },  /* Esc  -> Power */
93     [0x4b] = { 0, 1 },  /*         Left */
94     [0x50] = { 1, 1 },  /*         Down */
95     [0x48] = { 2, 1 },  /*         Up */
96     [0x4d] = { 3, 1 },  /*         Right */
97     [0x4c] = { 4, 1 },  /*         Centre */
98     [0x39] = { 4, 1 },  /* Spc  -> Centre */
99 };
100
101 static void palmte_button_event(void *opaque, int keycode)
102 {
103     struct omap_mpu_state_s *cpu = (struct omap_mpu_state_s *) opaque;
104
105     if (palmte_keymap[keycode & 0x7f].row != -1)
106         omap_mpuio_key(cpu->mpuio,
107                         palmte_keymap[keycode & 0x7f].row,
108                         palmte_keymap[keycode & 0x7f].column,
109                         !(keycode & 0x80));
110 }
111
112 static void palmte_mmc_cover(void *opaque, int line, int level)
113 {
114     struct omap_mpu_state_s *cpu = (struct omap_mpu_state_s *) opaque;
115
116     qemu_set_irq(omap_mpuio_in_get(cpu->mpuio)[PALMTE_MMC_SWITCH_GPIO],
117                     !level);
118 }
119
120 static void palmte_init(int ram_size, int vga_ram_size, int boot_device,
121                 DisplayState *ds, const char **fd_filename, int snapshot,
122                 const char *kernel_filename, const char *kernel_cmdline,
123                 const char *initrd_filename, const char *cpu_model)
124 {
125     struct omap_mpu_state_s *cpu;
126     int flash_size = 0x00800000;
127     int sdram_size = 0x02000000;
128     int io;
129     static uint32_t cs0val = 0xffffffff;
130     static uint32_t cs1val = 0x0000e1a0;
131     static uint32_t cs2val = 0x0000e1a0;
132     static uint32_t cs3val = 0xe1a0e1a0;
133     ram_addr_t phys_flash;
134     int rom_size, rom_loaded = 0;
135
136     if (ram_size < flash_size + sdram_size + OMAP15XX_SRAM_SIZE) {
137         fprintf(stderr, "This architecture uses %i bytes of memory\n",
138                         flash_size + sdram_size + OMAP15XX_SRAM_SIZE);
139         exit(1);
140     }
141
142     cpu = omap310_mpu_init(sdram_size, ds, cpu_model);
143
144     /* External Flash (EMIFS) */
145     cpu_register_physical_memory(OMAP_CS0_BASE, flash_size,
146                     (phys_flash = qemu_ram_alloc(flash_size)) | IO_MEM_ROM);
147
148     io = cpu_register_io_memory(0, static_readfn, static_writefn, &cs0val);
149     cpu_register_physical_memory(OMAP_CS0_BASE + flash_size,
150                     OMAP_CS0_SIZE - flash_size, io);
151     io = cpu_register_io_memory(0, static_readfn, static_writefn, &cs1val);
152     cpu_register_physical_memory(OMAP_CS1_BASE, OMAP_CS1_SIZE, io);
153     io = cpu_register_io_memory(0, static_readfn, static_writefn, &cs2val);
154     cpu_register_physical_memory(OMAP_CS2_BASE, OMAP_CS2_SIZE, io);
155     io = cpu_register_io_memory(0, static_readfn, static_writefn, &cs3val);
156     cpu_register_physical_memory(OMAP_CS3_BASE, OMAP_CS3_SIZE, io);
157
158     palmte_microwire_setup(cpu);
159
160     qemu_add_kbd_event_handler(palmte_button_event, cpu);
161
162     omap_mmc_handlers(cpu->mmc,
163                     omap_gpio_in_get(cpu->gpio)[PALMTE_MMC_WP_GPIO],
164                     qemu_allocate_irqs(palmte_mmc_cover, cpu, 1)[0]);
165
166     /* Setup initial (reset) machine state */
167     if (nb_option_roms) {
168         rom_size = get_image_size(option_rom[0]);
169         if (rom_size > flash_size)
170             fprintf(stderr, "%s: ROM image too big (%x > %x)\n",
171                             __FUNCTION__, rom_size, flash_size);
172         else if (rom_size > 0 && load_image(option_rom[0],
173                                 phys_ram_base + phys_flash) > 0) {
174             rom_loaded = 1;
175             cpu->env->regs[15] = 0x00000000;
176         } else
177             fprintf(stderr, "%s: error loading '%s'\n",
178                             __FUNCTION__, option_rom[0]);
179     }
180
181     if (!rom_loaded && !kernel_filename) {
182         fprintf(stderr, "Kernel or ROM image must be specified\n");
183         exit(1);
184     }
185
186     /* Load the kernel.  */
187     if (kernel_filename) {
188         /* Start at bootloader.  */
189         cpu->env->regs[15] = OMAP_EMIFF_BASE;
190
191         arm_load_kernel(cpu->env, sdram_size, kernel_filename, kernel_cmdline,
192                         initrd_filename, 0x331, OMAP_EMIFF_BASE);
193     }
194
195     dpy_resize(ds, 320, 320);
196 }
197
198 QEMUMachine palmte_machine = {
199     "cheetah",
200     "Palm Tungsten|E aka. Cheetah PDA (OMAP310)",
201     palmte_init,
202 };