PL050 qdev conversion
[qemu] / hw / versatilepb.c
1 /*
2  * ARM Versatile Platform/Application Baseboard System emulation.
3  *
4  * Copyright (c) 2005-2007 CodeSourcery.
5  * Written by Paul Brook
6  *
7  * This code is licenced under the GPL.
8  */
9
10 #include "sysbus.h"
11 #include "arm-misc.h"
12 #include "primecell.h"
13 #include "devices.h"
14 #include "net.h"
15 #include "sysemu.h"
16 #include "pci.h"
17 #include "boards.h"
18
19 /* Primary interrupt controller.  */
20
21 typedef struct vpb_sic_state
22 {
23   uint32_t level;
24   uint32_t mask;
25   uint32_t pic_enable;
26   qemu_irq *parent;
27   int irq;
28 } vpb_sic_state;
29
30 static void vpb_sic_update(vpb_sic_state *s)
31 {
32     uint32_t flags;
33
34     flags = s->level & s->mask;
35     qemu_set_irq(s->parent[s->irq], flags != 0);
36 }
37
38 static void vpb_sic_update_pic(vpb_sic_state *s)
39 {
40     int i;
41     uint32_t mask;
42
43     for (i = 21; i <= 30; i++) {
44         mask = 1u << i;
45         if (!(s->pic_enable & mask))
46             continue;
47         qemu_set_irq(s->parent[i], (s->level & mask) != 0);
48     }
49 }
50
51 static void vpb_sic_set_irq(void *opaque, int irq, int level)
52 {
53     vpb_sic_state *s = (vpb_sic_state *)opaque;
54     if (level)
55         s->level |= 1u << irq;
56     else
57         s->level &= ~(1u << irq);
58     if (s->pic_enable & (1u << irq))
59         qemu_set_irq(s->parent[irq], level);
60     vpb_sic_update(s);
61 }
62
63 static uint32_t vpb_sic_read(void *opaque, target_phys_addr_t offset)
64 {
65     vpb_sic_state *s = (vpb_sic_state *)opaque;
66
67     switch (offset >> 2) {
68     case 0: /* STATUS */
69         return s->level & s->mask;
70     case 1: /* RAWSTAT */
71         return s->level;
72     case 2: /* ENABLE */
73         return s->mask;
74     case 4: /* SOFTINT */
75         return s->level & 1;
76     case 8: /* PICENABLE */
77         return s->pic_enable;
78     default:
79         printf ("vpb_sic_read: Bad register offset 0x%x\n", (int)offset);
80         return 0;
81     }
82 }
83
84 static void vpb_sic_write(void *opaque, target_phys_addr_t offset,
85                           uint32_t value)
86 {
87     vpb_sic_state *s = (vpb_sic_state *)opaque;
88
89     switch (offset >> 2) {
90     case 2: /* ENSET */
91         s->mask |= value;
92         break;
93     case 3: /* ENCLR */
94         s->mask &= ~value;
95         break;
96     case 4: /* SOFTINTSET */
97         if (value)
98             s->mask |= 1;
99         break;
100     case 5: /* SOFTINTCLR */
101         if (value)
102             s->mask &= ~1u;
103         break;
104     case 8: /* PICENSET */
105         s->pic_enable |= (value & 0x7fe00000);
106         vpb_sic_update_pic(s);
107         break;
108     case 9: /* PICENCLR */
109         s->pic_enable &= ~value;
110         vpb_sic_update_pic(s);
111         break;
112     default:
113         printf ("vpb_sic_write: Bad register offset 0x%x\n", (int)offset);
114         return;
115     }
116     vpb_sic_update(s);
117 }
118
119 static CPUReadMemoryFunc *vpb_sic_readfn[] = {
120    vpb_sic_read,
121    vpb_sic_read,
122    vpb_sic_read
123 };
124
125 static CPUWriteMemoryFunc *vpb_sic_writefn[] = {
126    vpb_sic_write,
127    vpb_sic_write,
128    vpb_sic_write
129 };
130
131 static qemu_irq *vpb_sic_init(uint32_t base, qemu_irq *parent, int irq)
132 {
133     vpb_sic_state *s;
134     qemu_irq *qi;
135     int iomemtype;
136
137     s = (vpb_sic_state *)qemu_mallocz(sizeof(vpb_sic_state));
138     qi = qemu_allocate_irqs(vpb_sic_set_irq, s, 32);
139     s->parent = parent;
140     s->irq = irq;
141     iomemtype = cpu_register_io_memory(0, vpb_sic_readfn,
142                                        vpb_sic_writefn, s);
143     cpu_register_physical_memory(base, 0x00001000, iomemtype);
144     /* ??? Save/restore.  */
145     return qi;
146 }
147
148 /* Board init.  */
149
150 /* The AB and PB boards both use the same core, just with different
151    peripherans and expansion busses.  For now we emulate a subset of the
152    PB peripherals and just change the board ID.  */
153
154 static struct arm_boot_info versatile_binfo;
155
156 static void versatile_init(ram_addr_t ram_size,
157                      const char *boot_device,
158                      const char *kernel_filename, const char *kernel_cmdline,
159                      const char *initrd_filename, const char *cpu_model,
160                      int board_id)
161 {
162     CPUState *env;
163     ram_addr_t ram_offset;
164     qemu_irq *pic;
165     qemu_irq *sic;
166     void *scsi_hba;
167     PCIBus *pci_bus;
168     NICInfo *nd;
169     int n;
170     int done_smc = 0;
171     int index;
172
173     if (!cpu_model)
174         cpu_model = "arm926";
175     env = cpu_init(cpu_model);
176     if (!env) {
177         fprintf(stderr, "Unable to find CPU definition\n");
178         exit(1);
179     }
180     ram_offset = qemu_ram_alloc(ram_size);
181     /* ??? RAM should repeat to fill physical memory space.  */
182     /* SDRAM at address zero.  */
183     cpu_register_physical_memory(0, ram_size, ram_offset | IO_MEM_RAM);
184
185     arm_sysctl_init(0x10000000, 0x41007004);
186     pic = arm_pic_init_cpu(env);
187     pic = pl190_init(0x10140000, pic[0], pic[1]);
188     sic = vpb_sic_init(0x10003000, pic, 31);
189
190     sysbus_create_simple("pl050_keyboard", 0x10006000, sic[3]);
191     sysbus_create_simple("pl050_mouse", 0x10007000, sic[4]);
192
193     pci_bus = pci_vpb_init(sic, 27, 0);
194     /* The Versatile PCI bridge does not provide access to PCI IO space,
195        so many of the qemu PCI devices are not useable.  */
196     for(n = 0; n < nb_nics; n++) {
197         nd = &nd_table[n];
198
199         if ((!nd->model && !done_smc) || strcmp(nd->model, "smc91c111") == 0) {
200             smc91c111_init(nd, 0x10010000, sic[25]);
201             done_smc = 1;
202         } else {
203             pci_nic_init(pci_bus, nd, -1, "rtl8139");
204         }
205     }
206     if (usb_enabled) {
207         usb_ohci_init_pci(pci_bus, 3, -1);
208     }
209     if (drive_get_max_bus(IF_SCSI) > 0) {
210         fprintf(stderr, "qemu: too many SCSI bus\n");
211         exit(1);
212     }
213     scsi_hba = lsi_scsi_init(pci_bus, -1);
214     for (n = 0; n < LSI_MAX_DEVS; n++) {
215         index = drive_get_index(IF_SCSI, 0, n);
216         if (index == -1)
217             continue;
218         lsi_scsi_attach(scsi_hba, drives_table[index].bdrv, n);
219     }
220
221     sysbus_create_simple("pl011", 0x101f1000, pic[12]);
222     sysbus_create_simple("pl011", 0x101f2000, pic[13]);
223     sysbus_create_simple("pl011", 0x101f3000, pic[14]);
224     sysbus_create_simple("pl011", 0x10009000, sic[6]);
225
226     pl080_init(0x10130000, pic[17], 8);
227     sp804_init(0x101e2000, pic[4]);
228     sp804_init(0x101e3000, pic[5]);
229
230     /* The versatile/PB actually has a modified Color LCD controller
231        that includes hardware cursor support from the PL111.  */
232     sysbus_create_simple("pl110_versatile", 0x10120000, pic[16]);
233
234     index = drive_get_index(IF_SD, 0, 0);
235     if (index == -1) {
236         fprintf(stderr, "qemu: missing SecureDigital card\n");
237         exit(1);
238     }
239
240     pl181_init(0x10005000, drives_table[index].bdrv, sic[22], sic[1]);
241 #if 0
242     /* Disabled because there's no way of specifying a block device.  */
243     pl181_init(0x1000b000, NULL, sic, 23, 2);
244 #endif
245
246     /* Add PL031 Real Time Clock. */
247     pl031_init(0x101e8000,pic[10]);
248
249     /* Memory map for Versatile/PB:  */
250     /* 0x10000000 System registers.  */
251     /* 0x10001000 PCI controller config registers.  */
252     /* 0x10002000 Serial bus interface.  */
253     /*  0x10003000 Secondary interrupt controller.  */
254     /* 0x10004000 AACI (audio).  */
255     /*  0x10005000 MMCI0.  */
256     /*  0x10006000 KMI0 (keyboard).  */
257     /*  0x10007000 KMI1 (mouse).  */
258     /* 0x10008000 Character LCD Interface.  */
259     /*  0x10009000 UART3.  */
260     /* 0x1000a000 Smart card 1.  */
261     /*  0x1000b000 MMCI1.  */
262     /*  0x10010000 Ethernet.  */
263     /* 0x10020000 USB.  */
264     /* 0x10100000 SSMC.  */
265     /* 0x10110000 MPMC.  */
266     /*  0x10120000 CLCD Controller.  */
267     /*  0x10130000 DMA Controller.  */
268     /*  0x10140000 Vectored interrupt controller.  */
269     /* 0x101d0000 AHB Monitor Interface.  */
270     /* 0x101e0000 System Controller.  */
271     /* 0x101e1000 Watchdog Interface.  */
272     /* 0x101e2000 Timer 0/1.  */
273     /* 0x101e3000 Timer 2/3.  */
274     /* 0x101e4000 GPIO port 0.  */
275     /* 0x101e5000 GPIO port 1.  */
276     /* 0x101e6000 GPIO port 2.  */
277     /* 0x101e7000 GPIO port 3.  */
278     /* 0x101e8000 RTC.  */
279     /* 0x101f0000 Smart card 0.  */
280     /*  0x101f1000 UART0.  */
281     /*  0x101f2000 UART1.  */
282     /*  0x101f3000 UART2.  */
283     /* 0x101f4000 SSPI.  */
284
285     versatile_binfo.ram_size = ram_size;
286     versatile_binfo.kernel_filename = kernel_filename;
287     versatile_binfo.kernel_cmdline = kernel_cmdline;
288     versatile_binfo.initrd_filename = initrd_filename;
289     versatile_binfo.board_id = board_id;
290     arm_load_kernel(env, &versatile_binfo);
291 }
292
293 static void vpb_init(ram_addr_t ram_size,
294                      const char *boot_device,
295                      const char *kernel_filename, const char *kernel_cmdline,
296                      const char *initrd_filename, const char *cpu_model)
297 {
298     versatile_init(ram_size,
299                    boot_device,
300                    kernel_filename, kernel_cmdline,
301                    initrd_filename, cpu_model, 0x183);
302 }
303
304 static void vab_init(ram_addr_t ram_size,
305                      const char *boot_device,
306                      const char *kernel_filename, const char *kernel_cmdline,
307                      const char *initrd_filename, const char *cpu_model)
308 {
309     versatile_init(ram_size,
310                    boot_device,
311                    kernel_filename, kernel_cmdline,
312                    initrd_filename, cpu_model, 0x25e);
313 }
314
315 QEMUMachine versatilepb_machine = {
316     .name = "versatilepb",
317     .desc = "ARM Versatile/PB (ARM926EJ-S)",
318     .init = vpb_init,
319     .use_scsi = 1,
320 };
321
322 QEMUMachine versatileab_machine = {
323     .name = "versatileab",
324     .desc = "ARM Versatile/AB (ARM926EJ-S)",
325     .init = vab_init,
326     .use_scsi = 1,
327 };