x86: use qemu_log_mask on triple faults (Chris Wright)
[qemu] / target-arm / cpu.h
1 /*
2  * ARM virtual CPU header
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston MA  02110-1301 USA
19  */
20 #ifndef CPU_ARM_H
21 #define CPU_ARM_H
22
23 #define TARGET_LONG_BITS 32
24
25 #define ELF_MACHINE     EM_ARM
26
27 #include "cpu-defs.h"
28
29 #include "softfloat.h"
30
31 #define TARGET_HAS_ICE 1
32
33 #define EXCP_UDEF            1   /* undefined instruction */
34 #define EXCP_SWI             2   /* software interrupt */
35 #define EXCP_PREFETCH_ABORT  3
36 #define EXCP_DATA_ABORT      4
37 #define EXCP_IRQ             5
38 #define EXCP_FIQ             6
39 #define EXCP_BKPT            7
40 #define EXCP_EXCEPTION_EXIT  8   /* Return from v7M exception.  */
41 #define EXCP_KERNEL_TRAP     9   /* Jumped to kernel code page.  */
42
43 #define ARMV7M_EXCP_RESET   1
44 #define ARMV7M_EXCP_NMI     2
45 #define ARMV7M_EXCP_HARD    3
46 #define ARMV7M_EXCP_MEM     4
47 #define ARMV7M_EXCP_BUS     5
48 #define ARMV7M_EXCP_USAGE   6
49 #define ARMV7M_EXCP_SVC     11
50 #define ARMV7M_EXCP_DEBUG   12
51 #define ARMV7M_EXCP_PENDSV  14
52 #define ARMV7M_EXCP_SYSTICK 15
53
54 typedef void ARMWriteCPFunc(void *opaque, int cp_info,
55                             int srcreg, int operand, uint32_t value);
56 typedef uint32_t ARMReadCPFunc(void *opaque, int cp_info,
57                                int dstreg, int operand);
58
59 struct arm_boot_info;
60
61 #define NB_MMU_MODES 2
62
63 /* We currently assume float and double are IEEE single and double
64    precision respectively.
65    Doing runtime conversions is tricky because VFP registers may contain
66    integer values (eg. as the result of a FTOSI instruction).
67    s<2n> maps to the least significant half of d<n>
68    s<2n+1> maps to the most significant half of d<n>
69  */
70
71 typedef struct CPUARMState {
72     /* Regs for current mode.  */
73     uint32_t regs[16];
74     /* Frequently accessed CPSR bits are stored separately for efficiently.
75        This contains all the other bits.  Use cpsr_{read,write} to access
76        the whole CPSR.  */
77     uint32_t uncached_cpsr;
78     uint32_t spsr;
79
80     /* Banked registers.  */
81     uint32_t banked_spsr[6];
82     uint32_t banked_r13[6];
83     uint32_t banked_r14[6];
84
85     /* These hold r8-r12.  */
86     uint32_t usr_regs[5];
87     uint32_t fiq_regs[5];
88
89     /* cpsr flag cache for faster execution */
90     uint32_t CF; /* 0 or 1 */
91     uint32_t VF; /* V is the bit 31. All other bits are undefined */
92     uint32_t NF; /* N is bit 31. All other bits are undefined.  */
93     uint32_t ZF; /* Z set if zero.  */
94     uint32_t QF; /* 0 or 1 */
95     uint32_t GE; /* cpsr[19:16] */
96     uint32_t thumb; /* cpsr[5]. 0 = arm mode, 1 = thumb mode. */
97     uint32_t condexec_bits; /* IT bits.  cpsr[15:10,26:25].  */
98
99     /* System control coprocessor (cp15) */
100     struct {
101         uint32_t c0_cpuid;
102         uint32_t c0_cachetype;
103         uint32_t c0_ccsid[16]; /* Cache size.  */
104         uint32_t c0_clid; /* Cache level.  */
105         uint32_t c0_cssel; /* Cache size selection.  */
106         uint32_t c0_c1[8]; /* Feature registers.  */
107         uint32_t c0_c2[8]; /* Instruction set registers.  */
108         uint32_t c1_sys; /* System control register.  */
109         uint32_t c1_coproc; /* Coprocessor access register.  */
110         uint32_t c1_xscaleauxcr; /* XScale auxiliary control register.  */
111         uint32_t c2_base0; /* MMU translation table base 0.  */
112         uint32_t c2_base1; /* MMU translation table base 1.  */
113         uint32_t c2_control; /* MMU translation table base control.  */
114         uint32_t c2_mask; /* MMU translation table base selection mask.  */
115         uint32_t c2_base_mask; /* MMU translation table base 0 mask. */
116         uint32_t c2_data; /* MPU data cachable bits.  */
117         uint32_t c2_insn; /* MPU instruction cachable bits.  */
118         uint32_t c3; /* MMU domain access control register
119                         MPU write buffer control.  */
120         uint32_t c5_insn; /* Fault status registers.  */
121         uint32_t c5_data;
122         uint32_t c6_region[8]; /* MPU base/size registers.  */
123         uint32_t c6_insn; /* Fault address registers.  */
124         uint32_t c6_data;
125         uint32_t c9_insn; /* Cache lockdown registers.  */
126         uint32_t c9_data;
127         uint32_t c13_fcse; /* FCSE PID.  */
128         uint32_t c13_context; /* Context ID.  */
129         uint32_t c13_tls1; /* User RW Thread register.  */
130         uint32_t c13_tls2; /* User RO Thread register.  */
131         uint32_t c13_tls3; /* Privileged Thread register.  */
132         uint32_t c15_cpar; /* XScale Coprocessor Access Register */
133         uint32_t c15_ticonfig; /* TI925T configuration byte.  */
134         uint32_t c15_i_max; /* Maximum D-cache dirty line index.  */
135         uint32_t c15_i_min; /* Minimum D-cache dirty line index.  */
136         uint32_t c15_threadid; /* TI debugger thread-ID.  */
137     } cp15;
138
139     struct {
140         uint32_t other_sp;
141         uint32_t vecbase;
142         uint32_t basepri;
143         uint32_t control;
144         int current_sp;
145         int exception;
146         int pending_exception;
147         void *nvic;
148     } v7m;
149
150     /* Coprocessor IO used by peripherals */
151     struct {
152         ARMReadCPFunc *cp_read;
153         ARMWriteCPFunc *cp_write;
154         void *opaque;
155     } cp[15];
156
157     /* Thumb-2 EE state.  */
158     uint32_t teecr;
159     uint32_t teehbr;
160
161     /* Internal CPU feature flags.  */
162     uint32_t features;
163
164     /* Callback for vectored interrupt controller.  */
165     int (*get_irq_vector)(struct CPUARMState *);
166     void *irq_opaque;
167
168     /* VFP coprocessor state.  */
169     struct {
170         float64 regs[32];
171
172         uint32_t xregs[16];
173         /* We store these fpcsr fields separately for convenience.  */
174         int vec_len;
175         int vec_stride;
176
177         /* scratch space when Tn are not sufficient.  */
178         uint32_t scratch[8];
179
180         float_status fp_status;
181     } vfp;
182 #if defined(CONFIG_USER_ONLY)
183     struct mmon_state *mmon_entry;
184 #else
185     uint32_t mmon_addr;
186 #endif
187
188     /* iwMMXt coprocessor state.  */
189     struct {
190         uint64_t regs[16];
191         uint64_t val;
192
193         uint32_t cregs[16];
194     } iwmmxt;
195
196 #if defined(CONFIG_USER_ONLY)
197     /* For usermode syscall translation.  */
198     int eabi;
199 #endif
200
201     CPU_COMMON
202
203     /* These fields after the common ones so they are preserved on reset.  */
204     struct arm_boot_info *boot_info;
205 } CPUARMState;
206
207 CPUARMState *cpu_arm_init(const char *cpu_model);
208 void arm_translate_init(void);
209 int cpu_arm_exec(CPUARMState *s);
210 void cpu_arm_close(CPUARMState *s);
211 void do_interrupt(CPUARMState *);
212 void switch_mode(CPUARMState *, int);
213 uint32_t do_arm_semihosting(CPUARMState *env);
214
215 /* you can call this signal handler from your SIGBUS and SIGSEGV
216    signal handlers to inform the virtual CPU of exceptions. non zero
217    is returned if the signal was handled by the virtual CPU.  */
218 int cpu_arm_signal_handler(int host_signum, void *pinfo,
219                            void *puc);
220 int cpu_arm_handle_mmu_fault (CPUARMState *env, target_ulong address, int rw,
221                               int mmu_idx, int is_softmuu);
222
223 void cpu_lock(void);
224 void cpu_unlock(void);
225 static inline void cpu_set_tls(CPUARMState *env, target_ulong newtls)
226 {
227   env->cp15.c13_tls2 = newtls;
228 }
229
230 #define CPSR_M (0x1f)
231 #define CPSR_T (1 << 5)
232 #define CPSR_F (1 << 6)
233 #define CPSR_I (1 << 7)
234 #define CPSR_A (1 << 8)
235 #define CPSR_E (1 << 9)
236 #define CPSR_IT_2_7 (0xfc00)
237 #define CPSR_GE (0xf << 16)
238 #define CPSR_RESERVED (0xf << 20)
239 #define CPSR_J (1 << 24)
240 #define CPSR_IT_0_1 (3 << 25)
241 #define CPSR_Q (1 << 27)
242 #define CPSR_V (1 << 28)
243 #define CPSR_C (1 << 29)
244 #define CPSR_Z (1 << 30)
245 #define CPSR_N (1 << 31)
246 #define CPSR_NZCV (CPSR_N | CPSR_Z | CPSR_C | CPSR_V)
247
248 #define CPSR_IT (CPSR_IT_0_1 | CPSR_IT_2_7)
249 #define CACHED_CPSR_BITS (CPSR_T | CPSR_GE | CPSR_IT | CPSR_Q | CPSR_NZCV)
250 /* Bits writable in user mode.  */
251 #define CPSR_USER (CPSR_NZCV | CPSR_Q | CPSR_GE)
252 /* Execution state bits.  MRS read as zero, MSR writes ignored.  */
253 #define CPSR_EXEC (CPSR_T | CPSR_IT | CPSR_J)
254
255 /* Return the current CPSR value.  */
256 uint32_t cpsr_read(CPUARMState *env);
257 /* Set the CPSR.  Note that some bits of mask must be all-set or all-clear.  */
258 void cpsr_write(CPUARMState *env, uint32_t val, uint32_t mask);
259
260 /* Return the current xPSR value.  */
261 static inline uint32_t xpsr_read(CPUARMState *env)
262 {
263     int ZF;
264     ZF = (env->ZF == 0);
265     return (env->NF & 0x80000000) | (ZF << 30)
266         | (env->CF << 29) | ((env->VF & 0x80000000) >> 3) | (env->QF << 27)
267         | (env->thumb << 24) | ((env->condexec_bits & 3) << 25)
268         | ((env->condexec_bits & 0xfc) << 8)
269         | env->v7m.exception;
270 }
271
272 /* Set the xPSR.  Note that some bits of mask must be all-set or all-clear.  */
273 static inline void xpsr_write(CPUARMState *env, uint32_t val, uint32_t mask)
274 {
275     if (mask & CPSR_NZCV) {
276         env->ZF = (~val) & CPSR_Z;
277         env->NF = val;
278         env->CF = (val >> 29) & 1;
279         env->VF = (val << 3) & 0x80000000;
280     }
281     if (mask & CPSR_Q)
282         env->QF = ((val & CPSR_Q) != 0);
283     if (mask & (1 << 24))
284         env->thumb = ((val & (1 << 24)) != 0);
285     if (mask & CPSR_IT_0_1) {
286         env->condexec_bits &= ~3;
287         env->condexec_bits |= (val >> 25) & 3;
288     }
289     if (mask & CPSR_IT_2_7) {
290         env->condexec_bits &= 3;
291         env->condexec_bits |= (val >> 8) & 0xfc;
292     }
293     if (mask & 0x1ff) {
294         env->v7m.exception = val & 0x1ff;
295     }
296 }
297
298 enum arm_cpu_mode {
299   ARM_CPU_MODE_USR = 0x10,
300   ARM_CPU_MODE_FIQ = 0x11,
301   ARM_CPU_MODE_IRQ = 0x12,
302   ARM_CPU_MODE_SVC = 0x13,
303   ARM_CPU_MODE_ABT = 0x17,
304   ARM_CPU_MODE_UND = 0x1b,
305   ARM_CPU_MODE_SYS = 0x1f
306 };
307
308 /* VFP system registers.  */
309 #define ARM_VFP_FPSID   0
310 #define ARM_VFP_FPSCR   1
311 #define ARM_VFP_MVFR1   6
312 #define ARM_VFP_MVFR0   7
313 #define ARM_VFP_FPEXC   8
314 #define ARM_VFP_FPINST  9
315 #define ARM_VFP_FPINST2 10
316
317 /* iwMMXt coprocessor control registers.  */
318 #define ARM_IWMMXT_wCID         0
319 #define ARM_IWMMXT_wCon         1
320 #define ARM_IWMMXT_wCSSF        2
321 #define ARM_IWMMXT_wCASF        3
322 #define ARM_IWMMXT_wCGR0        8
323 #define ARM_IWMMXT_wCGR1        9
324 #define ARM_IWMMXT_wCGR2        10
325 #define ARM_IWMMXT_wCGR3        11
326
327 enum arm_features {
328     ARM_FEATURE_VFP,
329     ARM_FEATURE_AUXCR,  /* ARM1026 Auxiliary control register.  */
330     ARM_FEATURE_XSCALE, /* Intel XScale extensions.  */
331     ARM_FEATURE_IWMMXT, /* Intel iwMMXt extension.  */
332     ARM_FEATURE_V6,
333     ARM_FEATURE_V6K,
334     ARM_FEATURE_V7,
335     ARM_FEATURE_THUMB2,
336     ARM_FEATURE_MPU,    /* Only has Memory Protection Unit, not full MMU.  */
337     ARM_FEATURE_VFP3,
338     ARM_FEATURE_NEON,
339     ARM_FEATURE_DIV,
340     ARM_FEATURE_M, /* Microcontroller profile.  */
341     ARM_FEATURE_OMAPCP, /* OMAP specific CP15 ops handling.  */
342     ARM_FEATURE_THUMB2EE
343 };
344
345 static inline int arm_feature(CPUARMState *env, int feature)
346 {
347     return (env->features & (1u << feature)) != 0;
348 }
349
350 void arm_cpu_list(FILE *f, int (*cpu_fprintf)(FILE *f, const char *fmt, ...));
351
352 /* Interface between CPU and Interrupt controller.  */
353 void armv7m_nvic_set_pending(void *opaque, int irq);
354 int armv7m_nvic_acknowledge_irq(void *opaque);
355 void armv7m_nvic_complete_irq(void *opaque, int irq);
356
357 void cpu_arm_set_cp_io(CPUARMState *env, int cpnum,
358                        ARMReadCPFunc *cp_read, ARMWriteCPFunc *cp_write,
359                        void *opaque);
360
361 /* Does the core conform to the the "MicroController" profile. e.g. Cortex-M3.
362    Note the M in older cores (eg. ARM7TDMI) stands for Multiply. These are
363    conventional cores (ie. Application or Realtime profile).  */
364
365 #define IS_M(env) arm_feature(env, ARM_FEATURE_M)
366 #define ARM_CPUID(env) (env->cp15.c0_cpuid)
367
368 #define ARM_CPUID_ARM1026     0x4106a262
369 #define ARM_CPUID_ARM926      0x41069265
370 #define ARM_CPUID_ARM946      0x41059461
371 #define ARM_CPUID_TI915T      0x54029152
372 #define ARM_CPUID_TI925T      0x54029252
373 #define ARM_CPUID_PXA250      0x69052100
374 #define ARM_CPUID_PXA255      0x69052d00
375 #define ARM_CPUID_PXA260      0x69052903
376 #define ARM_CPUID_PXA261      0x69052d05
377 #define ARM_CPUID_PXA262      0x69052d06
378 #define ARM_CPUID_PXA270      0x69054110
379 #define ARM_CPUID_PXA270_A0   0x69054110
380 #define ARM_CPUID_PXA270_A1   0x69054111
381 #define ARM_CPUID_PXA270_B0   0x69054112
382 #define ARM_CPUID_PXA270_B1   0x69054113
383 #define ARM_CPUID_PXA270_C0   0x69054114
384 #define ARM_CPUID_PXA270_C5   0x69054117
385 #define ARM_CPUID_ARM1136     0x4117b363
386 #define ARM_CPUID_ARM1136_R2  0x4107b362
387 #define ARM_CPUID_ARM11MPCORE 0x410fb022
388 #define ARM_CPUID_CORTEXA8    0x410fc080
389 #define ARM_CPUID_CORTEXM3    0x410fc231
390 #define ARM_CPUID_ANY         0xffffffff
391
392 #if defined(CONFIG_USER_ONLY)
393 #define TARGET_PAGE_BITS 12
394 #else
395 /* The ARM MMU allows 1k pages.  */
396 /* ??? Linux doesn't actually use these, and they're deprecated in recent
397    architecture revisions.  Maybe a configure option to disable them.  */
398 #define TARGET_PAGE_BITS 10
399 #endif
400
401 #define CPUState CPUARMState
402 #define cpu_init cpu_arm_init
403 #define cpu_exec cpu_arm_exec
404 #define cpu_gen_code cpu_arm_gen_code
405 #define cpu_signal_handler cpu_arm_signal_handler
406 #define cpu_list arm_cpu_list
407
408 #define CPU_SAVE_VERSION 1
409
410 /* MMU modes definitions */
411 #define MMU_MODE0_SUFFIX _kernel
412 #define MMU_MODE1_SUFFIX _user
413 #define MMU_USER_IDX 1
414 static inline int cpu_mmu_index (CPUState *env)
415 {
416     return (env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_USR ? 1 : 0;
417 }
418
419 #if defined(CONFIG_USER_ONLY)
420 static inline void cpu_clone_regs(CPUState *env, target_ulong newsp)
421 {
422     if (newsp)
423         env->regs[13] = newsp;
424     env->regs[0] = 0;
425 }
426 #endif
427
428 #include "cpu-all.h"
429 #include "exec-all.h"
430
431 static inline void cpu_pc_from_tb(CPUState *env, TranslationBlock *tb)
432 {
433     env->regs[15] = tb->pc;
434 }
435
436 static inline void cpu_get_tb_cpu_state(CPUState *env, target_ulong *pc,
437                                         target_ulong *cs_base, int *flags)
438 {
439     *pc = env->regs[15];
440     *cs_base = 0;
441     *flags = env->thumb | (env->vfp.vec_len << 1)
442             | (env->vfp.vec_stride << 4) | (env->condexec_bits << 8);
443     if ((env->uncached_cpsr & CPSR_M) != ARM_CPU_MODE_USR)
444         *flags |= (1 << 6);
445     if (env->vfp.xregs[ARM_VFP_FPEXC] & (1 << 30))
446         *flags |= (1 << 7);
447 }
448
449 #endif