ARM TCG conversion 12/16.
[qemu] / target-arm / exec.h
1 /*
2  *  ARM execution defines
3  *
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
19  */
20 #include "config.h"
21 #include "dyngen-exec.h"
22
23 register struct CPUARMState *env asm(AREG0);
24 register uint32_t T0 asm(AREG1);
25 register uint32_t T1 asm(AREG2);
26 register uint32_t T2 asm(AREG3);
27
28 #define M0   env->iwmmxt.val
29
30 #include "cpu.h"
31 #include "exec-all.h"
32
33 static inline void env_to_regs(void)
34 {
35 }
36
37 static inline void regs_to_env(void)
38 {
39 }
40
41 int cpu_arm_handle_mmu_fault (CPUState *env, target_ulong address, int rw,
42                               int mmu_idx, int is_softmmu);
43
44 static inline int cpu_halted(CPUState *env) {
45     if (!env->halted)
46         return 0;
47     /* An interrupt wakes the CPU even if the I and F CPSR bits are
48        set.  We use EXITTB to silently wake CPU without causing an
49        actual interrupt.  */
50     if (env->interrupt_request &
51         (CPU_INTERRUPT_FIQ | CPU_INTERRUPT_HARD | CPU_INTERRUPT_EXITTB)) {
52         env->halted = 0;
53         return 0;
54     }
55     return EXCP_HALTED;
56 }
57
58 #if !defined(CONFIG_USER_ONLY)
59 #include "softmmu_exec.h"
60 #endif
61
62 /* In op_helper.c */
63
64 void helper_mark_exclusive(CPUARMState *, uint32_t addr);
65 int helper_test_exclusive(CPUARMState *, uint32_t addr);
66 void helper_clrex(CPUARMState *env);
67
68 void cpu_loop_exit(void);
69
70 void raise_exception(int);
71
72 void helper_neon_tbl(int rn, int maxindex);
73 uint32_t helper_neon_mul_p8(uint32_t op1, uint32_t op2);