gdb support for user mode (Paul Brook)
[qemu] / target-i386 / cpu.h
1 /*
2  * i386 virtual CPU header
3  * 
4  *  Copyright (c) 2003 Fabrice Bellard
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
19  */
20 #ifndef CPU_I386_H
21 #define CPU_I386_H
22
23 #include "config.h"
24
25 #ifdef TARGET_X86_64
26 #define TARGET_LONG_BITS 64
27 #else
28 #define TARGET_LONG_BITS 32
29 #endif
30
31 /* target supports implicit self modifying code */
32 #define TARGET_HAS_SMC
33 /* support for self modifying code even if the modified instruction is
34    close to the modifying instruction */
35 #define TARGET_HAS_PRECISE_SMC
36
37 #define TARGET_HAS_ICE 1
38
39 #include "cpu-defs.h"
40
41 #include "softfloat.h"
42
43 #if defined(__i386__) && !defined(CONFIG_SOFTMMU)
44 #define USE_CODE_COPY
45 #endif
46
47 #define R_EAX 0
48 #define R_ECX 1
49 #define R_EDX 2
50 #define R_EBX 3
51 #define R_ESP 4
52 #define R_EBP 5
53 #define R_ESI 6
54 #define R_EDI 7
55
56 #define R_AL 0
57 #define R_CL 1
58 #define R_DL 2
59 #define R_BL 3
60 #define R_AH 4
61 #define R_CH 5
62 #define R_DH 6
63 #define R_BH 7
64
65 #define R_ES 0
66 #define R_CS 1
67 #define R_SS 2
68 #define R_DS 3
69 #define R_FS 4
70 #define R_GS 5
71
72 /* segment descriptor fields */
73 #define DESC_G_MASK     (1 << 23)
74 #define DESC_B_SHIFT    22
75 #define DESC_B_MASK     (1 << DESC_B_SHIFT)
76 #define DESC_L_SHIFT    21 /* x86_64 only : 64 bit code segment */
77 #define DESC_L_MASK     (1 << DESC_L_SHIFT)
78 #define DESC_AVL_MASK   (1 << 20)
79 #define DESC_P_MASK     (1 << 15)
80 #define DESC_DPL_SHIFT  13
81 #define DESC_S_MASK     (1 << 12)
82 #define DESC_TYPE_SHIFT 8
83 #define DESC_A_MASK     (1 << 8)
84
85 #define DESC_CS_MASK    (1 << 11) /* 1=code segment 0=data segment */
86 #define DESC_C_MASK     (1 << 10) /* code: conforming */
87 #define DESC_R_MASK     (1 << 9)  /* code: readable */
88
89 #define DESC_E_MASK     (1 << 10) /* data: expansion direction */
90 #define DESC_W_MASK     (1 << 9)  /* data: writable */
91
92 #define DESC_TSS_BUSY_MASK (1 << 9)
93
94 /* eflags masks */
95 #define CC_C    0x0001
96 #define CC_P    0x0004
97 #define CC_A    0x0010
98 #define CC_Z    0x0040
99 #define CC_S    0x0080
100 #define CC_O    0x0800
101
102 #define TF_SHIFT   8
103 #define IOPL_SHIFT 12
104 #define VM_SHIFT   17
105
106 #define TF_MASK                 0x00000100
107 #define IF_MASK                 0x00000200
108 #define DF_MASK                 0x00000400
109 #define IOPL_MASK               0x00003000
110 #define NT_MASK                 0x00004000
111 #define RF_MASK                 0x00010000
112 #define VM_MASK                 0x00020000
113 #define AC_MASK                 0x00040000 
114 #define VIF_MASK                0x00080000
115 #define VIP_MASK                0x00100000
116 #define ID_MASK                 0x00200000
117
118 /* hidden flags - used internally by qemu to represent additionnal cpu
119    states. Only the CPL and INHIBIT_IRQ are not redundant. We avoid
120    using the IOPL_MASK, TF_MASK and VM_MASK bit position to ease oring
121    with eflags. */
122 /* current cpl */
123 #define HF_CPL_SHIFT         0
124 /* true if soft mmu is being used */
125 #define HF_SOFTMMU_SHIFT     2
126 /* true if hardware interrupts must be disabled for next instruction */
127 #define HF_INHIBIT_IRQ_SHIFT 3
128 /* 16 or 32 segments */
129 #define HF_CS32_SHIFT        4
130 #define HF_SS32_SHIFT        5
131 /* zero base for DS, ES and SS : can be '0' only in 32 bit CS segment */
132 #define HF_ADDSEG_SHIFT      6
133 /* copy of CR0.PE (protected mode) */
134 #define HF_PE_SHIFT          7
135 #define HF_TF_SHIFT          8 /* must be same as eflags */
136 #define HF_MP_SHIFT          9 /* the order must be MP, EM, TS */
137 #define HF_EM_SHIFT         10
138 #define HF_TS_SHIFT         11
139 #define HF_IOPL_SHIFT       12 /* must be same as eflags */
140 #define HF_LMA_SHIFT        14 /* only used on x86_64: long mode active */
141 #define HF_CS64_SHIFT       15 /* only used on x86_64: 64 bit code segment  */
142 #define HF_OSFXSR_SHIFT     16 /* CR4.OSFXSR */
143 #define HF_VM_SHIFT         17 /* must be same as eflags */
144
145 #define HF_CPL_MASK          (3 << HF_CPL_SHIFT)
146 #define HF_SOFTMMU_MASK      (1 << HF_SOFTMMU_SHIFT)
147 #define HF_INHIBIT_IRQ_MASK  (1 << HF_INHIBIT_IRQ_SHIFT)
148 #define HF_CS32_MASK         (1 << HF_CS32_SHIFT)
149 #define HF_SS32_MASK         (1 << HF_SS32_SHIFT)
150 #define HF_ADDSEG_MASK       (1 << HF_ADDSEG_SHIFT)
151 #define HF_PE_MASK           (1 << HF_PE_SHIFT)
152 #define HF_TF_MASK           (1 << HF_TF_SHIFT)
153 #define HF_MP_MASK           (1 << HF_MP_SHIFT)
154 #define HF_EM_MASK           (1 << HF_EM_SHIFT)
155 #define HF_TS_MASK           (1 << HF_TS_SHIFT)
156 #define HF_LMA_MASK          (1 << HF_LMA_SHIFT)
157 #define HF_CS64_MASK         (1 << HF_CS64_SHIFT)
158 #define HF_OSFXSR_MASK       (1 << HF_OSFXSR_SHIFT)
159
160 #define CR0_PE_MASK  (1 << 0)
161 #define CR0_MP_MASK  (1 << 1)
162 #define CR0_EM_MASK  (1 << 2)
163 #define CR0_TS_MASK  (1 << 3)
164 #define CR0_ET_MASK  (1 << 4)
165 #define CR0_NE_MASK  (1 << 5)
166 #define CR0_WP_MASK  (1 << 16)
167 #define CR0_AM_MASK  (1 << 18)
168 #define CR0_PG_MASK  (1 << 31)
169
170 #define CR4_VME_MASK  (1 << 0)
171 #define CR4_PVI_MASK  (1 << 1)
172 #define CR4_TSD_MASK  (1 << 2)
173 #define CR4_DE_MASK   (1 << 3)
174 #define CR4_PSE_MASK  (1 << 4)
175 #define CR4_PAE_MASK  (1 << 5)
176 #define CR4_PGE_MASK  (1 << 7)
177 #define CR4_PCE_MASK  (1 << 8)
178 #define CR4_OSFXSR_MASK (1 << 9)
179 #define CR4_OSXMMEXCPT_MASK  (1 << 10)
180
181 #define PG_PRESENT_BIT  0
182 #define PG_RW_BIT       1
183 #define PG_USER_BIT     2
184 #define PG_PWT_BIT      3
185 #define PG_PCD_BIT      4
186 #define PG_ACCESSED_BIT 5
187 #define PG_DIRTY_BIT    6
188 #define PG_PSE_BIT      7
189 #define PG_GLOBAL_BIT   8
190
191 #define PG_PRESENT_MASK  (1 << PG_PRESENT_BIT)
192 #define PG_RW_MASK       (1 << PG_RW_BIT)
193 #define PG_USER_MASK     (1 << PG_USER_BIT)
194 #define PG_PWT_MASK      (1 << PG_PWT_BIT)
195 #define PG_PCD_MASK      (1 << PG_PCD_BIT)
196 #define PG_ACCESSED_MASK (1 << PG_ACCESSED_BIT)
197 #define PG_DIRTY_MASK    (1 << PG_DIRTY_BIT)
198 #define PG_PSE_MASK      (1 << PG_PSE_BIT)
199 #define PG_GLOBAL_MASK   (1 << PG_GLOBAL_BIT)
200
201 #define PG_ERROR_W_BIT     1
202
203 #define PG_ERROR_P_MASK    0x01
204 #define PG_ERROR_W_MASK    (1 << PG_ERROR_W_BIT)
205 #define PG_ERROR_U_MASK    0x04
206 #define PG_ERROR_RSVD_MASK 0x08
207
208 #define MSR_IA32_APICBASE               0x1b
209 #define MSR_IA32_APICBASE_BSP           (1<<8)
210 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
211 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
212
213 #define MSR_IA32_SYSENTER_CS            0x174
214 #define MSR_IA32_SYSENTER_ESP           0x175
215 #define MSR_IA32_SYSENTER_EIP           0x176
216
217 #define MSR_EFER                        0xc0000080
218
219 #define MSR_EFER_SCE   (1 << 0)
220 #define MSR_EFER_LME   (1 << 8)
221 #define MSR_EFER_LMA   (1 << 10)
222 #define MSR_EFER_NXE   (1 << 11)
223 #define MSR_EFER_FFXSR (1 << 14)
224
225 #define MSR_STAR                        0xc0000081
226 #define MSR_LSTAR                       0xc0000082
227 #define MSR_CSTAR                       0xc0000083
228 #define MSR_FMASK                       0xc0000084
229 #define MSR_FSBASE                      0xc0000100
230 #define MSR_GSBASE                      0xc0000101
231 #define MSR_KERNELGSBASE                0xc0000102
232
233 /* cpuid_features bits */
234 #define CPUID_FP87 (1 << 0)
235 #define CPUID_VME  (1 << 1)
236 #define CPUID_DE   (1 << 2)
237 #define CPUID_PSE  (1 << 3)
238 #define CPUID_TSC  (1 << 4)
239 #define CPUID_MSR  (1 << 5)
240 #define CPUID_PAE  (1 << 6)
241 #define CPUID_MCE  (1 << 7)
242 #define CPUID_CX8  (1 << 8)
243 #define CPUID_APIC (1 << 9)
244 #define CPUID_SEP  (1 << 11) /* sysenter/sysexit */
245 #define CPUID_MTRR (1 << 12)
246 #define CPUID_PGE  (1 << 13)
247 #define CPUID_MCA  (1 << 14)
248 #define CPUID_CMOV (1 << 15)
249 /* ... */
250 #define CPUID_MMX  (1 << 23)
251 #define CPUID_FXSR (1 << 24)
252 #define CPUID_SSE  (1 << 25)
253 #define CPUID_SSE2 (1 << 26)
254
255 #define CPUID_EXT_SS3      (1 << 0)
256 #define CPUID_EXT_MONITOR  (1 << 3)
257 #define CPUID_EXT_CX16     (1 << 13)
258
259 #define CPUID_EXT2_SYSCALL (1 << 11)
260 #define CPUID_EXT2_NX      (1 << 20)
261 #define CPUID_EXT2_LM      (1 << 29)
262
263 #define EXCP00_DIVZ     0
264 #define EXCP01_SSTP     1
265 #define EXCP02_NMI      2
266 #define EXCP03_INT3     3
267 #define EXCP04_INTO     4
268 #define EXCP05_BOUND    5
269 #define EXCP06_ILLOP    6
270 #define EXCP07_PREX     7
271 #define EXCP08_DBLE     8
272 #define EXCP09_XERR     9
273 #define EXCP0A_TSS      10
274 #define EXCP0B_NOSEG    11
275 #define EXCP0C_STACK    12
276 #define EXCP0D_GPF      13
277 #define EXCP0E_PAGE     14
278 #define EXCP10_COPR     16
279 #define EXCP11_ALGN     17
280 #define EXCP12_MCHK     18
281
282 enum {
283     CC_OP_DYNAMIC, /* must use dynamic code to get cc_op */
284     CC_OP_EFLAGS,  /* all cc are explicitely computed, CC_SRC = flags */
285
286     CC_OP_MULB, /* modify all flags, C, O = (CC_SRC != 0) */
287     CC_OP_MULW,
288     CC_OP_MULL,
289     CC_OP_MULQ,
290
291     CC_OP_ADDB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
292     CC_OP_ADDW,
293     CC_OP_ADDL,
294     CC_OP_ADDQ,
295
296     CC_OP_ADCB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
297     CC_OP_ADCW,
298     CC_OP_ADCL,
299     CC_OP_ADCQ,
300
301     CC_OP_SUBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
302     CC_OP_SUBW,
303     CC_OP_SUBL,
304     CC_OP_SUBQ,
305
306     CC_OP_SBBB, /* modify all flags, CC_DST = res, CC_SRC = src1 */
307     CC_OP_SBBW,
308     CC_OP_SBBL,
309     CC_OP_SBBQ,
310
311     CC_OP_LOGICB, /* modify all flags, CC_DST = res */
312     CC_OP_LOGICW,
313     CC_OP_LOGICL,
314     CC_OP_LOGICQ,
315
316     CC_OP_INCB, /* modify all flags except, CC_DST = res, CC_SRC = C */
317     CC_OP_INCW,
318     CC_OP_INCL,
319     CC_OP_INCQ,
320
321     CC_OP_DECB, /* modify all flags except, CC_DST = res, CC_SRC = C  */
322     CC_OP_DECW,
323     CC_OP_DECL,
324     CC_OP_DECQ,
325
326     CC_OP_SHLB, /* modify all flags, CC_DST = res, CC_SRC.msb = C */
327     CC_OP_SHLW,
328     CC_OP_SHLL,
329     CC_OP_SHLQ,
330
331     CC_OP_SARB, /* modify all flags, CC_DST = res, CC_SRC.lsb = C */
332     CC_OP_SARW,
333     CC_OP_SARL,
334     CC_OP_SARQ,
335
336     CC_OP_NB,
337 };
338
339 #ifdef FLOATX80
340 #define USE_X86LDOUBLE
341 #endif
342
343 #ifdef USE_X86LDOUBLE
344 typedef floatx80 CPU86_LDouble;
345 #else
346 typedef float64 CPU86_LDouble;
347 #endif
348
349 typedef struct SegmentCache {
350     uint32_t selector;
351     target_ulong base;
352     uint32_t limit;
353     uint32_t flags;
354 } SegmentCache;
355
356 typedef union {
357     uint8_t _b[16];
358     uint16_t _w[8];
359     uint32_t _l[4];
360     uint64_t _q[2];
361     float32 _s[4];
362     float64 _d[2];
363 } XMMReg;
364
365 typedef union {
366     uint8_t _b[8];
367     uint16_t _w[2];
368     uint32_t _l[1];
369     uint64_t q;
370 } MMXReg;
371
372 #ifdef WORDS_BIGENDIAN
373 #define XMM_B(n) _b[15 - (n)]
374 #define XMM_W(n) _w[7 - (n)]
375 #define XMM_L(n) _l[3 - (n)]
376 #define XMM_S(n) _s[3 - (n)]
377 #define XMM_Q(n) _q[1 - (n)]
378 #define XMM_D(n) _d[1 - (n)]
379
380 #define MMX_B(n) _b[7 - (n)]
381 #define MMX_W(n) _w[3 - (n)]
382 #define MMX_L(n) _l[1 - (n)]
383 #else
384 #define XMM_B(n) _b[n]
385 #define XMM_W(n) _w[n]
386 #define XMM_L(n) _l[n]
387 #define XMM_S(n) _s[n]
388 #define XMM_Q(n) _q[n]
389 #define XMM_D(n) _d[n]
390
391 #define MMX_B(n) _b[n]
392 #define MMX_W(n) _w[n]
393 #define MMX_L(n) _l[n]
394 #endif
395 #define MMX_Q(n) q
396
397 #ifdef TARGET_X86_64
398 #define CPU_NB_REGS 16
399 #else
400 #define CPU_NB_REGS 8
401 #endif
402
403 typedef struct CPUX86State {
404 #if TARGET_LONG_BITS > HOST_LONG_BITS
405     /* temporaries if we cannot store them in host registers */
406     target_ulong t0, t1, t2;
407 #endif
408
409     /* standard registers */
410     target_ulong regs[CPU_NB_REGS];
411     target_ulong eip;
412     target_ulong eflags; /* eflags register. During CPU emulation, CC
413                         flags and DF are set to zero because they are
414                         stored elsewhere */
415
416     /* emulator internal eflags handling */
417     target_ulong cc_src;
418     target_ulong cc_dst;
419     uint32_t cc_op;
420     int32_t df; /* D flag : 1 if D = 0, -1 if D = 1 */
421     uint32_t hflags; /* hidden flags, see HF_xxx constants */
422
423     /* segments */
424     SegmentCache segs[6]; /* selector values */
425     SegmentCache ldt;
426     SegmentCache tr;
427     SegmentCache gdt; /* only base and limit are used */
428     SegmentCache idt; /* only base and limit are used */
429
430     target_ulong cr[5]; /* NOTE: cr1 is unused */
431     uint32_t a20_mask;
432
433     /* FPU state */
434     unsigned int fpstt; /* top of stack index */
435     unsigned int fpus;
436     unsigned int fpuc;
437     uint8_t fptags[8];   /* 0 = valid, 1 = empty */
438     union {
439 #ifdef USE_X86LDOUBLE
440         CPU86_LDouble d __attribute__((aligned(16)));
441 #else
442         CPU86_LDouble d;
443 #endif
444         MMXReg mmx;
445     } fpregs[8];
446
447     /* emulator internal variables */
448     float_status fp_status;
449     CPU86_LDouble ft0;
450     union {
451         float f;
452         double d;
453         int i32;
454         int64_t i64;
455     } fp_convert;
456     
457     float_status sse_status;
458     uint32_t mxcsr;
459     XMMReg xmm_regs[CPU_NB_REGS];
460     XMMReg xmm_t0;
461     MMXReg mmx_t0;
462
463     /* sysenter registers */
464     uint32_t sysenter_cs;
465     uint32_t sysenter_esp;
466     uint32_t sysenter_eip;
467 #ifdef TARGET_X86_64
468     target_ulong efer;
469     target_ulong star;
470     target_ulong lstar;
471     target_ulong cstar;
472     target_ulong fmask;
473     target_ulong kernelgsbase;
474 #endif
475
476     /* temporary data for USE_CODE_COPY mode */
477 #ifdef USE_CODE_COPY
478     uint32_t tmp0;
479     uint32_t saved_esp;
480     int native_fp_regs; /* if true, the FPU state is in the native CPU regs */
481 #endif
482     
483     /* exception/interrupt handling */
484     jmp_buf jmp_env;
485     int exception_index;
486     int error_code;
487     int exception_is_int;
488     target_ulong exception_next_eip;
489     struct TranslationBlock *current_tb; /* currently executing TB */
490     target_ulong dr[8]; /* debug registers */
491     int interrupt_request; 
492     int user_mode_only; /* user mode only simulation */
493
494     /* soft mmu support */
495     /* in order to avoid passing too many arguments to the memory
496        write helpers, we store some rarely used information in the CPU
497        context) */
498     unsigned long mem_write_pc; /* host pc at which the memory was
499                                    written */
500     target_ulong mem_write_vaddr; /* target virtual addr at which the
501                                      memory was written */
502     /* 0 = kernel, 1 = user */
503     CPUTLBEntry tlb_read[2][CPU_TLB_SIZE];
504     CPUTLBEntry tlb_write[2][CPU_TLB_SIZE];
505     
506     /* from this point: preserved by CPU reset */
507     /* ice debug support */
508     target_ulong breakpoints[MAX_BREAKPOINTS];
509     int nb_breakpoints;
510     int singlestep_enabled;
511
512     /* processor features (e.g. for CPUID insn) */
513     uint32_t cpuid_vendor1;
514     uint32_t cpuid_vendor2;
515     uint32_t cpuid_vendor3;
516     uint32_t cpuid_version;
517     uint32_t cpuid_features;
518     uint32_t cpuid_ext_features;
519
520 #ifdef USE_KQEMU
521     int kqemu_enabled;
522 #endif
523     /* in order to simplify APIC support, we leave this pointer to the
524        user */
525     struct APICState *apic_state;
526     /* user data */
527     void *opaque;
528 } CPUX86State;
529
530 CPUX86State *cpu_x86_init(void);
531 int cpu_x86_exec(CPUX86State *s);
532 void cpu_x86_close(CPUX86State *s);
533 int cpu_get_pic_interrupt(CPUX86State *s);
534 /* MSDOS compatibility mode FPU exception support */
535 void cpu_set_ferr(CPUX86State *s);
536
537 /* this function must always be used to load data in the segment
538    cache: it synchronizes the hflags with the segment cache values */
539 static inline void cpu_x86_load_seg_cache(CPUX86State *env, 
540                                           int seg_reg, unsigned int selector,
541                                           uint32_t base, unsigned int limit, 
542                                           unsigned int flags)
543 {
544     SegmentCache *sc;
545     unsigned int new_hflags;
546     
547     sc = &env->segs[seg_reg];
548     sc->selector = selector;
549     sc->base = base;
550     sc->limit = limit;
551     sc->flags = flags;
552
553     /* update the hidden flags */
554     {
555         if (seg_reg == R_CS) {
556 #ifdef TARGET_X86_64
557             if ((env->hflags & HF_LMA_MASK) && (flags & DESC_L_MASK)) {
558                 /* long mode */
559                 env->hflags |= HF_CS32_MASK | HF_SS32_MASK | HF_CS64_MASK;
560                 env->hflags &= ~(HF_ADDSEG_MASK);
561             } else 
562 #endif
563             {
564                 /* legacy / compatibility case */
565                 new_hflags = (env->segs[R_CS].flags & DESC_B_MASK)
566                     >> (DESC_B_SHIFT - HF_CS32_SHIFT);
567                 env->hflags = (env->hflags & ~(HF_CS32_MASK | HF_CS64_MASK)) |
568                     new_hflags;
569             }
570         }
571         new_hflags = (env->segs[R_SS].flags & DESC_B_MASK)
572             >> (DESC_B_SHIFT - HF_SS32_SHIFT);
573         if (env->hflags & HF_CS64_MASK) {
574             /* zero base assumed for DS, ES and SS in long mode */
575         } else if (!(env->cr[0] & CR0_PE_MASK) || 
576                    (env->eflags & VM_MASK) ||
577                    !(env->hflags & HF_CS32_MASK)) {
578             /* XXX: try to avoid this test. The problem comes from the
579                fact that is real mode or vm86 mode we only modify the
580                'base' and 'selector' fields of the segment cache to go
581                faster. A solution may be to force addseg to one in
582                translate-i386.c. */
583             new_hflags |= HF_ADDSEG_MASK;
584         } else {
585             new_hflags |= ((env->segs[R_DS].base | 
586                             env->segs[R_ES].base |
587                             env->segs[R_SS].base) != 0) << 
588                 HF_ADDSEG_SHIFT;
589         }
590         env->hflags = (env->hflags & 
591                        ~(HF_SS32_MASK | HF_ADDSEG_MASK)) | new_hflags;
592     }
593 }
594
595 /* wrapper, just in case memory mappings must be changed */
596 static inline void cpu_x86_set_cpl(CPUX86State *s, int cpl)
597 {
598 #if HF_CPL_MASK == 3
599     s->hflags = (s->hflags & ~HF_CPL_MASK) | cpl;
600 #else
601 #error HF_CPL_MASK is hardcoded
602 #endif
603 }
604
605 /* used for debug or cpu save/restore */
606 void cpu_get_fp80(uint64_t *pmant, uint16_t *pexp, CPU86_LDouble f);
607 CPU86_LDouble cpu_set_fp80(uint64_t mant, uint16_t upper);
608
609 /* the following helpers are only usable in user mode simulation as
610    they can trigger unexpected exceptions */
611 void cpu_x86_load_seg(CPUX86State *s, int seg_reg, int selector);
612 void cpu_x86_fsave(CPUX86State *s, uint8_t *ptr, int data32);
613 void cpu_x86_frstor(CPUX86State *s, uint8_t *ptr, int data32);
614
615 /* you can call this signal handler from your SIGBUS and SIGSEGV
616    signal handlers to inform the virtual CPU of exceptions. non zero
617    is returned if the signal was handled by the virtual CPU.  */
618 struct siginfo;
619 int cpu_x86_signal_handler(int host_signum, struct siginfo *info, 
620                            void *puc);
621 void cpu_x86_set_a20(CPUX86State *env, int a20_state);
622
623 uint64_t cpu_get_tsc(CPUX86State *env);
624
625 void cpu_set_apic_base(CPUX86State *env, uint64_t val);
626 uint64_t cpu_get_apic_base(CPUX86State *env);
627 void cpu_set_apic_tpr(CPUX86State *env, uint8_t val);
628 #ifndef NO_CPU_IO_DEFS
629 uint8_t cpu_get_apic_tpr(CPUX86State *env);
630 #endif
631
632 /* will be suppressed */
633 void cpu_x86_update_cr0(CPUX86State *env, uint32_t new_cr0);
634
635 /* used to debug */
636 #define X86_DUMP_FPU  0x0001 /* dump FPU state too */
637 #define X86_DUMP_CCOP 0x0002 /* dump qemu flag cache */
638
639 #define TARGET_PAGE_BITS 12
640 #include "cpu-all.h"
641
642 #endif /* CPU_I386_H */