save/load vmstate support in omap3 hsusb host & clean-ups
[qemu] / hw / omap.h
1 /*
2  * Texas Instruments OMAP processors.
3  *
4  * Copyright (C) 2006-2008 Andrzej Zaborowski  <balrog@zabor.org>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 or
9  * (at your option) version 3 of the License.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
19  */
20 #ifndef hw_omap_h
21 # define hw_omap_h              "omap.h"
22
23 # define OMAP_EMIFS_BASE        0x00000000
24 # define OMAP2_Q0_BASE          0x00000000
25 # define OMAP_CS0_BASE          0x00000000
26 # define OMAP_CS1_BASE          0x04000000
27 # define OMAP_CS2_BASE          0x08000000
28 # define OMAP_CS3_BASE          0x0c000000
29 # define OMAP_EMIFF_BASE        0x10000000
30 # define OMAP_IMIF_BASE         0x20000000
31 # define OMAP_LOCALBUS_BASE     0x30000000
32 # define OMAP2_Q1_BASE          0x40000000
33 # define OMAP2_L4_BASE          0x48000000
34 # define OMAP2_SRAM_BASE        0x40200000
35 # define OMAP2_L3_BASE          0x68000000
36 # define OMAP2_Q2_BASE          0x80000000
37 # define OMAP2_Q3_BASE          0xc0000000
38 # define OMAP3_Q1_BASE      0x40000000
39 # define OMAP3_L4_BASE      0x48000000
40 # define OMAP3_SRAM_BASE    0x40200000
41 # define OMAP3_L3_BASE      0x68000000
42 # define OMAP3_Q2_BASE      0x80000000
43 # define OMAP3_Q3_BASE      0xc0000000
44 # define OMAP_MPUI_BASE         0xe1000000
45
46 # define OMAP730_SRAM_SIZE      0x00032000
47 # define OMAP15XX_SRAM_SIZE     0x00030000
48 # define OMAP16XX_SRAM_SIZE     0x00004000
49 # define OMAP1611_SRAM_SIZE     0x0003e800
50 # define OMAP242X_SRAM_SIZE     0x000a0000
51 # define OMAP243X_SRAM_SIZE     0x00010000
52 # define OMAP3XXX_SRAM_SIZE     0x00010000
53 # define OMAP3XXX_BOOTROM_SIZE  0x00008000
54 # define OMAP_CS0_SIZE          0x04000000
55 # define OMAP_CS1_SIZE          0x04000000
56 # define OMAP_CS2_SIZE          0x04000000
57 # define OMAP_CS3_SIZE          0x04000000
58
59 /* omap_clk.c */
60 struct omap_mpu_state_s;
61 typedef struct clk *omap_clk;
62 omap_clk omap_findclk(struct omap_mpu_state_s *mpu, const char *name);
63 void omap_clk_init(struct omap_mpu_state_s *mpu);
64 void omap_clk_adduser(struct clk *clk, qemu_irq user);
65 void omap_clk_get(omap_clk clk);
66 void omap_clk_put(omap_clk clk);
67 void omap_clk_onoff(omap_clk clk, int on);
68 void omap_clk_canidle(omap_clk clk, int can);
69 void omap_clk_setrate(omap_clk clk, int divide, int multiply);
70 int64_t omap_clk_getrate(omap_clk clk);
71 void omap_clk_reparent(omap_clk clk, omap_clk parent);
72
73 /* omap[123].c */
74 struct omap_l4_s;
75 struct omap_l3_s;
76 struct omap_l4_s *omap_l4_init(target_phys_addr_t base, int ta_num);
77
78 struct omap_target_agent_s;
79 target_phys_addr_t omap_l4_attach(struct omap_target_agent_s *ta, int region,
80                 int iotype);
81 target_phys_addr_t omap_l4_base(struct omap_target_agent_s *ta, int region);
82 uint32_t omap_l4_size(struct omap_target_agent_s *ta, int region);
83 # define l4_register_io_memory  cpu_register_io_memory
84
85 struct omap_intr_handler_s;
86 struct omap_intr_handler_s *omap_inth_init(target_phys_addr_t base,
87                 unsigned long size, unsigned char nbanks, qemu_irq **pins,
88                 qemu_irq parent_irq, qemu_irq parent_fiq, omap_clk clk);
89 struct omap_intr_handler_s *omap2_inth_init(struct omap_mpu_state_s *mpu,
90                 target_phys_addr_t base,
91                 int size, int nbanks, qemu_irq **pins,
92                 qemu_irq parent_irq, qemu_irq parent_fiq,
93                 omap_clk fclk, omap_clk iclk);
94 void omap_inth_reset(struct omap_intr_handler_s *s);
95
96 struct omap_prcm_s;
97 struct omap_prcm_s *omap_prcm_init(struct omap_target_agent_s *ta,
98                 qemu_irq mpu_int, qemu_irq dsp_int, qemu_irq iva_int,
99                 struct omap_mpu_state_s *mpu);
100
101 struct omap_sysctl_s;
102 struct omap_sysctl_s *omap_sysctl_init(struct omap_target_agent_s *ta,
103                 omap_clk iclk, struct omap_mpu_state_s *mpu);
104
105 struct omap_sdrc_s;
106 struct omap_sdrc_s *omap_sdrc_init(target_phys_addr_t base);
107 void omap_sdrc_write_mcfg(struct omap_sdrc_s *s, uint32_t value, uint32_t cs);
108
109 struct omap_gpmc_s;
110 struct nand_flash_s;
111 struct omap_gpmc_s *omap_gpmc_init(struct omap_mpu_state_s *mpu,
112                                    target_phys_addr_t base, qemu_irq irq);
113 void omap_gpmc_attach(struct omap_gpmc_s *s, int cs, int iomemtype,
114                 void (*base_upd)(void *opaque, target_phys_addr_t new),
115                 void (*unmap)(void *opaque), void *opaque, int devicetype);
116
117 /*
118  * Common IRQ numbers for level 1 interrupt handler
119  * See /usr/include/asm-arm/arch-omap/irqs.h in Linux.
120  */
121 # define OMAP_INT_CAMERA                1
122 # define OMAP_INT_FIQ                   3
123 # define OMAP_INT_RTDX                  6
124 # define OMAP_INT_DSP_MMU_ABORT         7
125 # define OMAP_INT_HOST                  8
126 # define OMAP_INT_ABORT                 9
127 # define OMAP_INT_BRIDGE_PRIV           13
128 # define OMAP_INT_GPIO_BANK1            14
129 # define OMAP_INT_UART3                 15
130 # define OMAP_INT_TIMER3                16
131 # define OMAP_INT_DMA_CH0_6             19
132 # define OMAP_INT_DMA_CH1_7             20
133 # define OMAP_INT_DMA_CH2_8             21
134 # define OMAP_INT_DMA_CH3               22
135 # define OMAP_INT_DMA_CH4               23
136 # define OMAP_INT_DMA_CH5               24
137 # define OMAP_INT_DMA_LCD               25
138 # define OMAP_INT_TIMER1                26
139 # define OMAP_INT_WD_TIMER              27
140 # define OMAP_INT_BRIDGE_PUB            28
141 # define OMAP_INT_TIMER2                30
142 # define OMAP_INT_LCD_CTRL              31
143
144 /*
145  * Common OMAP-15xx IRQ numbers for level 1 interrupt handler
146  */
147 # define OMAP_INT_15XX_IH2_IRQ          0
148 # define OMAP_INT_15XX_LB_MMU           17
149 # define OMAP_INT_15XX_LOCAL_BUS        29
150
151 /*
152  * OMAP-1510 specific IRQ numbers for level 1 interrupt handler
153  */
154 # define OMAP_INT_1510_SPI_TX           4
155 # define OMAP_INT_1510_SPI_RX           5
156 # define OMAP_INT_1510_DSP_MAILBOX1     10
157 # define OMAP_INT_1510_DSP_MAILBOX2     11
158
159 /*
160  * OMAP-310 specific IRQ numbers for level 1 interrupt handler
161  */
162 # define OMAP_INT_310_McBSP2_TX         4
163 # define OMAP_INT_310_McBSP2_RX         5
164 # define OMAP_INT_310_HSB_MAILBOX1      12
165 # define OMAP_INT_310_HSAB_MMU          18
166
167 /*
168  * OMAP-1610 specific IRQ numbers for level 1 interrupt handler
169  */
170 # define OMAP_INT_1610_IH2_IRQ          0
171 # define OMAP_INT_1610_IH2_FIQ          2
172 # define OMAP_INT_1610_McBSP2_TX        4
173 # define OMAP_INT_1610_McBSP2_RX        5
174 # define OMAP_INT_1610_DSP_MAILBOX1     10
175 # define OMAP_INT_1610_DSP_MAILBOX2     11
176 # define OMAP_INT_1610_LCD_LINE         12
177 # define OMAP_INT_1610_GPTIMER1         17
178 # define OMAP_INT_1610_GPTIMER2         18
179 # define OMAP_INT_1610_SSR_FIFO_0       29
180
181 /*
182  * OMAP-730 specific IRQ numbers for level 1 interrupt handler
183  */
184 # define OMAP_INT_730_IH2_FIQ           0
185 # define OMAP_INT_730_IH2_IRQ           1
186 # define OMAP_INT_730_USB_NON_ISO       2
187 # define OMAP_INT_730_USB_ISO           3
188 # define OMAP_INT_730_ICR               4
189 # define OMAP_INT_730_EAC               5
190 # define OMAP_INT_730_GPIO_BANK1        6
191 # define OMAP_INT_730_GPIO_BANK2        7
192 # define OMAP_INT_730_GPIO_BANK3        8
193 # define OMAP_INT_730_McBSP2TX          10
194 # define OMAP_INT_730_McBSP2RX          11
195 # define OMAP_INT_730_McBSP2RX_OVF      12
196 # define OMAP_INT_730_LCD_LINE          14
197 # define OMAP_INT_730_GSM_PROTECT       15
198 # define OMAP_INT_730_TIMER3            16
199 # define OMAP_INT_730_GPIO_BANK5        17
200 # define OMAP_INT_730_GPIO_BANK6        18
201 # define OMAP_INT_730_SPGIO_WR          29
202
203 /*
204  * Common IRQ numbers for level 2 interrupt handler
205  */
206 # define OMAP_INT_KEYBOARD              1
207 # define OMAP_INT_uWireTX               2
208 # define OMAP_INT_uWireRX               3
209 # define OMAP_INT_I2C                   4
210 # define OMAP_INT_MPUIO                 5
211 # define OMAP_INT_USB_HHC_1             6
212 # define OMAP_INT_McBSP3TX              10
213 # define OMAP_INT_McBSP3RX              11
214 # define OMAP_INT_McBSP1TX              12
215 # define OMAP_INT_McBSP1RX              13
216 # define OMAP_INT_UART1                 14
217 # define OMAP_INT_UART2                 15
218 # define OMAP_INT_USB_W2FC              20
219 # define OMAP_INT_1WIRE                 21
220 # define OMAP_INT_OS_TIMER              22
221 # define OMAP_INT_OQN                   23
222 # define OMAP_INT_GAUGE_32K             24
223 # define OMAP_INT_RTC_TIMER             25
224 # define OMAP_INT_RTC_ALARM             26
225 # define OMAP_INT_DSP_MMU               28
226
227 /*
228  * OMAP-1510 specific IRQ numbers for level 2 interrupt handler
229  */
230 # define OMAP_INT_1510_BT_MCSI1TX       16
231 # define OMAP_INT_1510_BT_MCSI1RX       17
232 # define OMAP_INT_1510_SoSSI_MATCH      19
233 # define OMAP_INT_1510_MEM_STICK        27
234 # define OMAP_INT_1510_COM_SPI_RO       31
235
236 /*
237  * OMAP-310 specific IRQ numbers for level 2 interrupt handler
238  */
239 # define OMAP_INT_310_FAC               0
240 # define OMAP_INT_310_USB_HHC_2         7
241 # define OMAP_INT_310_MCSI1_FE          16
242 # define OMAP_INT_310_MCSI2_FE          17
243 # define OMAP_INT_310_USB_W2FC_ISO      29
244 # define OMAP_INT_310_USB_W2FC_NON_ISO  30
245 # define OMAP_INT_310_McBSP2RX_OF       31
246
247 /*
248  * OMAP-1610 specific IRQ numbers for level 2 interrupt handler
249  */
250 # define OMAP_INT_1610_FAC              0
251 # define OMAP_INT_1610_USB_HHC_2        7
252 # define OMAP_INT_1610_USB_OTG          8
253 # define OMAP_INT_1610_SoSSI            9
254 # define OMAP_INT_1610_BT_MCSI1TX       16
255 # define OMAP_INT_1610_BT_MCSI1RX       17
256 # define OMAP_INT_1610_SoSSI_MATCH      19
257 # define OMAP_INT_1610_MEM_STICK        27
258 # define OMAP_INT_1610_McBSP2RX_OF      31
259 # define OMAP_INT_1610_STI              32
260 # define OMAP_INT_1610_STI_WAKEUP       33
261 # define OMAP_INT_1610_GPTIMER3         34
262 # define OMAP_INT_1610_GPTIMER4         35
263 # define OMAP_INT_1610_GPTIMER5         36
264 # define OMAP_INT_1610_GPTIMER6         37
265 # define OMAP_INT_1610_GPTIMER7         38
266 # define OMAP_INT_1610_GPTIMER8         39
267 # define OMAP_INT_1610_GPIO_BANK2       40
268 # define OMAP_INT_1610_GPIO_BANK3       41
269 # define OMAP_INT_1610_MMC2             42
270 # define OMAP_INT_1610_CF               43
271 # define OMAP_INT_1610_WAKE_UP_REQ      46
272 # define OMAP_INT_1610_GPIO_BANK4       48
273 # define OMAP_INT_1610_SPI              49
274 # define OMAP_INT_1610_DMA_CH6          53
275 # define OMAP_INT_1610_DMA_CH7          54
276 # define OMAP_INT_1610_DMA_CH8          55
277 # define OMAP_INT_1610_DMA_CH9          56
278 # define OMAP_INT_1610_DMA_CH10         57
279 # define OMAP_INT_1610_DMA_CH11         58
280 # define OMAP_INT_1610_DMA_CH12         59
281 # define OMAP_INT_1610_DMA_CH13         60
282 # define OMAP_INT_1610_DMA_CH14         61
283 # define OMAP_INT_1610_DMA_CH15         62
284 # define OMAP_INT_1610_NAND             63
285
286 /*
287  * OMAP-730 specific IRQ numbers for level 2 interrupt handler
288  */
289 # define OMAP_INT_730_HW_ERRORS         0
290 # define OMAP_INT_730_NFIQ_PWR_FAIL     1
291 # define OMAP_INT_730_CFCD              2
292 # define OMAP_INT_730_CFIREQ            3
293 # define OMAP_INT_730_I2C               4
294 # define OMAP_INT_730_PCC               5
295 # define OMAP_INT_730_MPU_EXT_NIRQ      6
296 # define OMAP_INT_730_SPI_100K_1        7
297 # define OMAP_INT_730_SYREN_SPI         8
298 # define OMAP_INT_730_VLYNQ             9
299 # define OMAP_INT_730_GPIO_BANK4        10
300 # define OMAP_INT_730_McBSP1TX          11
301 # define OMAP_INT_730_McBSP1RX          12
302 # define OMAP_INT_730_McBSP1RX_OF       13
303 # define OMAP_INT_730_UART_MODEM_IRDA_2 14
304 # define OMAP_INT_730_UART_MODEM_1      15
305 # define OMAP_INT_730_MCSI              16
306 # define OMAP_INT_730_uWireTX           17
307 # define OMAP_INT_730_uWireRX           18
308 # define OMAP_INT_730_SMC_CD            19
309 # define OMAP_INT_730_SMC_IREQ          20
310 # define OMAP_INT_730_HDQ_1WIRE         21
311 # define OMAP_INT_730_TIMER32K          22
312 # define OMAP_INT_730_MMC_SDIO          23
313 # define OMAP_INT_730_UPLD              24
314 # define OMAP_INT_730_USB_HHC_1         27
315 # define OMAP_INT_730_USB_HHC_2         28
316 # define OMAP_INT_730_USB_GENI          29
317 # define OMAP_INT_730_USB_OTG           30
318 # define OMAP_INT_730_CAMERA_IF         31
319 # define OMAP_INT_730_RNG               32
320 # define OMAP_INT_730_DUAL_MODE_TIMER   33
321 # define OMAP_INT_730_DBB_RF_EN         34
322 # define OMAP_INT_730_MPUIO_KEYPAD      35
323 # define OMAP_INT_730_SHA1_MD5          36
324 # define OMAP_INT_730_SPI_100K_2        37
325 # define OMAP_INT_730_RNG_IDLE          38
326 # define OMAP_INT_730_MPUIO             39
327 # define OMAP_INT_730_LLPC_LCD_CTRL_OFF 40
328 # define OMAP_INT_730_LLPC_OE_FALLING   41
329 # define OMAP_INT_730_LLPC_OE_RISING    42
330 # define OMAP_INT_730_LLPC_VSYNC        43
331 # define OMAP_INT_730_WAKE_UP_REQ       46
332 # define OMAP_INT_730_DMA_CH6           53
333 # define OMAP_INT_730_DMA_CH7           54
334 # define OMAP_INT_730_DMA_CH8           55
335 # define OMAP_INT_730_DMA_CH9           56
336 # define OMAP_INT_730_DMA_CH10          57
337 # define OMAP_INT_730_DMA_CH11          58
338 # define OMAP_INT_730_DMA_CH12          59
339 # define OMAP_INT_730_DMA_CH13          60
340 # define OMAP_INT_730_DMA_CH14          61
341 # define OMAP_INT_730_DMA_CH15          62
342 # define OMAP_INT_730_NAND              63
343
344 /*
345  * OMAP-24xx common IRQ numbers
346  */
347 # define OMAP_INT_24XX_STI              4
348 # define OMAP_INT_24XX_SYS_NIRQ         7
349 # define OMAP_INT_24XX_L3_IRQ           10
350 # define OMAP_INT_24XX_PRCM_MPU_IRQ     11
351 # define OMAP_INT_24XX_SDMA_IRQ0        12
352 # define OMAP_INT_24XX_SDMA_IRQ1        13
353 # define OMAP_INT_24XX_SDMA_IRQ2        14
354 # define OMAP_INT_24XX_SDMA_IRQ3        15
355 # define OMAP_INT_243X_MCBSP2_IRQ       16
356 # define OMAP_INT_243X_MCBSP3_IRQ       17
357 # define OMAP_INT_243X_MCBSP4_IRQ       18
358 # define OMAP_INT_243X_MCBSP5_IRQ       19
359 # define OMAP_INT_24XX_GPMC_IRQ         20
360 # define OMAP_INT_24XX_GUFFAW_IRQ       21
361 # define OMAP_INT_24XX_IVA_IRQ          22
362 # define OMAP_INT_24XX_EAC_IRQ          23
363 # define OMAP_INT_24XX_CAM_IRQ          24
364 # define OMAP_INT_24XX_DSS_IRQ          25
365 # define OMAP_INT_24XX_MAIL_U0_MPU      26
366 # define OMAP_INT_24XX_DSP_UMA          27
367 # define OMAP_INT_24XX_DSP_MMU          28
368 # define OMAP_INT_24XX_GPIO_BANK1       29
369 # define OMAP_INT_24XX_GPIO_BANK2       30
370 # define OMAP_INT_24XX_GPIO_BANK3       31
371 # define OMAP_INT_24XX_GPIO_BANK4       32
372 # define OMAP_INT_243X_GPIO_BANK5       33
373 # define OMAP_INT_24XX_MAIL_U3_MPU      34
374 # define OMAP_INT_24XX_WDT3             35
375 # define OMAP_INT_24XX_WDT4             36
376 # define OMAP_INT_24XX_GPTIMER1         37
377 # define OMAP_INT_24XX_GPTIMER2         38
378 # define OMAP_INT_24XX_GPTIMER3         39
379 # define OMAP_INT_24XX_GPTIMER4         40
380 # define OMAP_INT_24XX_GPTIMER5         41
381 # define OMAP_INT_24XX_GPTIMER6         42
382 # define OMAP_INT_24XX_GPTIMER7         43
383 # define OMAP_INT_24XX_GPTIMER8         44
384 # define OMAP_INT_24XX_GPTIMER9         45
385 # define OMAP_INT_24XX_GPTIMER10        46
386 # define OMAP_INT_24XX_GPTIMER11        47
387 # define OMAP_INT_24XX_GPTIMER12        48
388 # define OMAP_INT_24XX_PKA_IRQ          50
389 # define OMAP_INT_24XX_SHA1MD5_IRQ      51
390 # define OMAP_INT_24XX_RNG_IRQ          52
391 # define OMAP_INT_24XX_MG_IRQ           53
392 # define OMAP_INT_24XX_I2C1_IRQ         56
393 # define OMAP_INT_24XX_I2C2_IRQ         57
394 # define OMAP_INT_24XX_MCBSP1_IRQ_TX    59
395 # define OMAP_INT_24XX_MCBSP1_IRQ_RX    60
396 # define OMAP_INT_24XX_MCBSP2_IRQ_TX    62
397 # define OMAP_INT_24XX_MCBSP2_IRQ_RX    63
398 # define OMAP_INT_243X_MCBSP1_IRQ       64
399 # define OMAP_INT_24XX_MCSPI1_IRQ       65
400 # define OMAP_INT_24XX_MCSPI2_IRQ       66
401 # define OMAP_INT_24XX_SSI1_IRQ0        67
402 # define OMAP_INT_24XX_SSI1_IRQ1        68
403 # define OMAP_INT_24XX_SSI2_IRQ0        69
404 # define OMAP_INT_24XX_SSI2_IRQ1        70
405 # define OMAP_INT_24XX_SSI_GDD_IRQ      71
406 # define OMAP_INT_24XX_UART1_IRQ        72
407 # define OMAP_INT_24XX_UART2_IRQ        73
408 # define OMAP_INT_24XX_UART3_IRQ        74
409 # define OMAP_INT_24XX_USB_IRQ_GEN      75
410 # define OMAP_INT_24XX_USB_IRQ_NISO     76
411 # define OMAP_INT_24XX_USB_IRQ_ISO      77
412 # define OMAP_INT_24XX_USB_IRQ_HGEN     78
413 # define OMAP_INT_24XX_USB_IRQ_HSOF     79
414 # define OMAP_INT_24XX_USB_IRQ_OTG      80
415 # define OMAP_INT_24XX_VLYNQ_IRQ        81
416 # define OMAP_INT_24XX_MMC_IRQ          83
417 # define OMAP_INT_24XX_MS_IRQ           84
418 # define OMAP_INT_24XX_FAC_IRQ          85
419 # define OMAP_INT_24XX_MCSPI3_IRQ       91
420 # define OMAP_INT_243X_HS_USB_MC        92
421 # define OMAP_INT_243X_HS_USB_DMA       93
422 # define OMAP_INT_243X_CARKIT           94
423 # define OMAP_INT_34XX_GPTIMER12        95
424
425 /*
426  * OMAP-3XXX common IRQ numbers
427  */
428 #define OMAP_INT_3XXX_EMUINT        0  /* MPU emulation */
429 #define OMAP_INT_3XXX_COMMTX        1  /* MPU emulation */
430 #define OMAP_INT_3XXX_COMMRX        2  /* MPU emulation */
431 #define OMAP_INT_3XXX_BENCH         3  /* MPU emulation */
432 #define OMAP_INT_3XXX_MCBSP2_ST_IRQ 4  /* Sidetone MCBSP2 overflow */
433 #define OMAP_INT_3XXX_MCBSP3_ST_IRQ 5  /* Sidetone MCBSP3 overflow */
434 #define OMAP_INT_3XXX_SSM_ABORT_IRQ 6
435 #define OMAP_INT_3XXX_SYS_NIRQ      7  /* External source (active low) */
436 #define OMAP_INT_3XXX_D2D_FW_IRQ    8
437 #define OMAP_INT_3XXX_SMX_DBG_IRQ   9  /* L3 interconnect error for debug */
438 #define OMAP_INT_3XXX_SMX_APP_IRQ   10 /* L3 interconnect error for application */
439 #define OMAP_INT_3XXX_PRCM_MPU_IRQ  11 /* PRCM module IRQ */
440 #define OMAP_INT_3XXX_SDMA_IRQ0     12 /* System DMA request 0 */ 
441 #define OMAP_INT_3XXX_SDMA_IRQ1     13 /* System DMA request 1 */
442 #define OMAP_INT_3XXX_SDMA_IRQ2     14 /* System DMA request 2 */
443 #define OMAP_INT_3XXX_SDMA_IRQ3     15 /* System DMA request 3 */
444 #define OMAP_INT_3XXX_MCBSP1_IRQ    16 /* MCBSP module 1 IRQ */
445 #define OMAP_INT_3XXX_MCBSP2_IRQ    17 /* MCBSP module 2 IRQ */
446 /* IRQ18 is reserved */
447 /* IRQ19 is reserved */
448 #define OMAP_INT_3XXX_GPMC_IRQ      20 /* General-purpose memory controller module */ 
449 #define OMAP_INT_3XXX_SGX_IRQ       21 /* 2D/3D graphics module */
450 #define OMAP_INT_3XXX_MCBSP3_IRQ    22 /* MCBSP module 3 */
451 #define OMAP_INT_3XXX_MCBSP4_IRQ    23 /* MCBSP module 4 */
452 #define OMAP_INT_3XXX_CAM_IRQ0      24 /* Camera interface request 0 */
453 #define OMAP_INT_3XXX_DSS_IRQ       25 /* Display subsystem module */
454 #define OMAP_INT_3XXX_MAIL_U0_MPU   26 /* Mailbox user 0 request */
455 #define OMAP_INT_3XXX_MCBSP5_IRQ    27 /* MCBSP module 5 */
456 #define OMAP_INT_3XXX_IVA2_MMU_IRQ  28 /* IVA2 MMU */
457 #define OMAP_INT_3XXX_GPIO1_MPU_IRQ 29 /* GPIO module 1 */
458 #define OMAP_INT_3XXX_GPIO2_MPU_IRQ 30 /* GPIO module 2 */
459 #define OMAP_INT_3XXX_GPIO3_MPU_IRQ 31 /* GPIO module 3 */
460 #define OMAP_INT_3XXX_GPIO4_MPU_IRQ 32 /* GPIO module 4 */
461 #define OMAP_INT_3XXX_GPIO5_MPU_IRQ 33 /* GPIO module 5 */
462 #define OMAP_INT_3XXX_GPIO6_MPU_IRQ 34 /* GPIO module 6 */
463 #define OMAP_INT_3XXX_USIM_IRQ      35
464 #define OMAP_INT_3XXX_WDT3_IRQ      36 /* Watchdog timer module 3 overflow */
465 #define OMAP_INT_3XXX_GPT1_IRQ      37 /* General-purpose timer module 1 */
466 #define OMAP_INT_3XXX_GPT2_IRQ      38 /* General-purpose timer module 2 */
467 #define OMAP_INT_3XXX_GPT3_IRQ      39 /* General-purpose timer module 3 */
468 #define OMAP_INT_3XXX_GPT4_IRQ      40 /* General-purpose timer module 4 */
469 #define OMAP_INT_3XXX_GPT5_IRQ      41 /* General-purpose timer module 5 */
470 #define OMAP_INT_3XXX_GPT6_IRQ      42 /* General-purpose timer module 6 */
471 #define OMAP_INT_3XXX_GPT7_IRQ      43 /* General-purpose timer module 7 */
472 #define OMAP_INT_3XXX_GPT8_IRQ      44 /* General-purpose timer module 8 */
473 #define OMAP_INT_3XXX_GPT9_IRQ      45 /* General-purpose timer module 9 */
474 #define OMAP_INT_3XXX_GPT10_IRQ     46 /* General-purpose timer module 10 */
475 #define OMAP_INT_3XXX_GPT11_IRQ     47 /* General-purpose timer module 11 */
476 #define OMAP_INT_3XXX_MCSPI4_IRQ    48 /* MCSPI module 4 */
477 #define OMAP_INT_3XXX_SHA1MD52_IRQ  49
478 #define OMAP_INT_3XXX_FPKA_READY    50
479 #define OMAP_INT_3XXX_SHA1MD51_IRQ  51
480 #define OMAP_INT_3XXX_RNG_IRQ       52
481 #define OMAP_INT_3XXX_MG_IRQ        53
482 #define OMAP_INT_3XXX_MCBSP4_IRQ_TX 54 /* MCBSP module 4 transmit */
483 #define OMAP_INT_3XXX_MCBSP4_IRQ_RX 55 /* MCBSP module 4 receive */
484 #define OMAP_INT_3XXX_I2C1_IRQ      56 /* I2C module 1 */
485 #define OMAP_INT_3XXX_I2C2_IRQ      57 /* I2C module 2 */
486 #define OMAP_INT_3XXX_HDQ_IRQ       58 /* HDQ/1-Wire */
487 #define OMAP_INT_3XXX_MCBSP1_IRQ_TX 59 /* MCBSP module 1 transmit */
488 #define OMAP_INT_3XXX_MCBSP1_IRQ_RX 60 /* MCBSP module 1 receive */
489 #define OMAP_INT_3XXX_I2C3_IRQ      61 /* I2C module 3 */
490 #define OMAP_INT_3XXX_MCBSP2_IRQ_TX 62 /* MCBSP module 2 transmit */
491 #define OMAP_INT_3XXX_MCBSP2_IRQ_RX 63 /* MCBSP module 2 receive */
492 #define OMAP_INT_3XXX_FPKA_ERROR    64
493 #define OMAP_INT_3XXX_MCSPI1_IRQ    65 /* MCSPI module 1 */
494 #define OMAP_INT_3XXX_MCSPI2_IRQ    66 /* MCSPI module 2 */
495 /* IRQ67 is reserved */
496 /* IRQ68 is reserved */
497 /* IRQ69 is reserved */
498 /* IRQ70 is reserved */
499 /* IRQ71 is reserved */
500 #define OMAP_INT_3XXX_UART1_IRQ     72 /* UART module 1 */
501 #define OMAP_INT_3XXX_UART2_IRQ     73 /* UART module 2 */
502 #define OMAP_INT_3XXX_UART3_IRQ     74 /* UART module 3 (also infrared)*/
503 #define OMAP_INT_3XXX_PBIAS_IRQ     75 /* Merged interrupt for PBIASlite1 and 2 */
504 #define OMAP_INT_3XXX_OHCI_IRQ      76 /* OHCI controller HSUSB MP Host interrupt */
505 #define OMAP_INT_3XXX_EHCI_IRQ      77 /* EHCI controller HSUSB MP Host interrupt */
506 #define OMAP_INT_3XXX_TLL_IRQ       78 /* HSUSB MP TLL interrupt */
507 /* IRQ79 is reserved */
508 /* IRQ80 is reserved */
509 #define OMAP_INT_3XXX_MCBSP5_IRQ_TX 81 /* MCBSP module 5 transmit */
510 #define OMAP_INT_3XXX_MCBSP5_IRQ_RX 82 /* MCBSP module 5 receive */
511 #define OMAP_INT_3XXX_MMC1_IRQ      83 /* MMC/SD module 1 */
512 #define OMAP_INT_3XXX_MS_IRQ            84
513 /* IRQ85 is reserved */
514 #define OMAP_INT_3XXX_MMC2_IRQ          86 /* MMC/SD module 2 */
515 #define OMAP_INT_3XXX_MPU_ICR_IRQ   87 /* MPU ICR */
516 #define OMAP_INT_3XXX_D2DFRINT      88 /* 3G coprocessor */
517 #define OMAP_INT_3XXX_MCBSP3_IRQ_TX 89 /* MCBSP module 3 transmit */
518 #define OMAP_INT_3XXX_MCBSP3_IRQ_RX 90 /* MCBSP module 3 receive */
519 #define OMAP_INT_3XXX_MCSPI3_IRQ    91 /* MCSPI module 3 */
520 #define OMAP_INT_3XXX_HSUSB_MC      92 /* High-Speed USB OTG controller */
521 #define OMAP_INT_3XXX_HSUSB_DMA     93 /* High-Speed USB OTG DMA controller */
522 #define OMAP_INT_3XXX_MMC3_IRQ      94 /* MMC/SD module 3 */
523 #define OMAP_INT_3XXX_GPT12_IRQ     95 /* General-purpose timer module 12 */
524
525 /* omap_dma.c */
526 enum omap_dma_model {
527     omap_dma_3_0,
528     omap_dma_3_1,
529     omap_dma_3_2,
530     omap_dma_4,
531 };
532
533 struct soc_dma_s;
534 struct soc_dma_s *omap_dma_init(target_phys_addr_t base, qemu_irq *irqs,
535                 qemu_irq lcd_irq, struct omap_mpu_state_s *mpu, omap_clk clk,
536                 enum omap_dma_model model);
537 struct soc_dma_s *omap_dma4_init(target_phys_addr_t base, qemu_irq *irqs,
538                 struct omap_mpu_state_s *mpu, int fifo,
539                 int chans, omap_clk iclk, omap_clk fclk);
540 struct soc_dma_s *omap3_dma4_init(struct omap_target_agent_s *ta,
541                                   struct omap_mpu_state_s *mpu,
542                                   qemu_irq *irqs, int chans,
543                                   omap_clk iclk, omap_clk fclk);
544 void omap_dma_reset(struct soc_dma_s *s);
545
546 struct dma_irq_map {
547     int ih;
548     int intr;
549 };
550
551 /* Only used in OMAP DMA 3.x gigacells */
552 enum omap_dma_port {
553     emiff = 0,
554     emifs,
555     imif,       /* omap16xx: ocp_t1 */
556     tipb,
557     local,      /* omap16xx: ocp_t2 */
558     tipb_mpui,
559     __omap_dma_port_last,
560 };
561
562 typedef enum {
563     constant = 0,
564     post_incremented,
565     single_index,
566     double_index,
567 } omap_dma_addressing_t;
568
569 /* Only used in OMAP DMA 3.x gigacells */
570 struct omap_dma_lcd_channel_s {
571     enum omap_dma_port src;
572     target_phys_addr_t src_f1_top;
573     target_phys_addr_t src_f1_bottom;
574     target_phys_addr_t src_f2_top;
575     target_phys_addr_t src_f2_bottom;
576
577     /* Used in OMAP DMA 3.2 gigacell */
578     unsigned char brust_f1;
579     unsigned char pack_f1;
580     unsigned char data_type_f1;
581     unsigned char brust_f2;
582     unsigned char pack_f2;
583     unsigned char data_type_f2;
584     unsigned char end_prog;
585     unsigned char repeat;
586     unsigned char auto_init;
587     unsigned char priority;
588     unsigned char fs;
589     unsigned char running;
590     unsigned char bs;
591     unsigned char omap_3_1_compatible_disable;
592     unsigned char dst;
593     unsigned char lch_type;
594     int16_t element_index_f1;
595     int16_t element_index_f2;
596     int32_t frame_index_f1;
597     int32_t frame_index_f2;
598     uint16_t elements_f1;
599     uint16_t frames_f1;
600     uint16_t elements_f2;
601     uint16_t frames_f2;
602     omap_dma_addressing_t mode_f1;
603     omap_dma_addressing_t mode_f2;
604
605     /* Destination port is fixed.  */
606     int interrupts;
607     int condition;
608     int dual;
609
610     int current_frame;
611     ram_addr_t phys_framebuffer[2];
612     qemu_irq irq;
613     struct omap_mpu_state_s *mpu;
614 } *omap_dma_get_lcdch(struct soc_dma_s *s);
615
616 /*
617  * DMA request numbers for OMAP1
618  * See /usr/include/asm-arm/arch-omap/dma.h in Linux.
619  */
620 # define OMAP_DMA_NO_DEVICE             0
621 # define OMAP_DMA_MCSI1_TX              1
622 # define OMAP_DMA_MCSI1_RX              2
623 # define OMAP_DMA_I2C_RX                3
624 # define OMAP_DMA_I2C_TX                4
625 # define OMAP_DMA_EXT_NDMA_REQ0         5
626 # define OMAP_DMA_EXT_NDMA_REQ1         6
627 # define OMAP_DMA_UWIRE_TX              7
628 # define OMAP_DMA_MCBSP1_TX             8
629 # define OMAP_DMA_MCBSP1_RX             9
630 # define OMAP_DMA_MCBSP3_TX             10
631 # define OMAP_DMA_MCBSP3_RX             11
632 # define OMAP_DMA_UART1_TX              12
633 # define OMAP_DMA_UART1_RX              13
634 # define OMAP_DMA_UART2_TX              14
635 # define OMAP_DMA_UART2_RX              15
636 # define OMAP_DMA_MCBSP2_TX             16
637 # define OMAP_DMA_MCBSP2_RX             17
638 # define OMAP_DMA_UART3_TX              18
639 # define OMAP_DMA_UART3_RX              19
640 # define OMAP_DMA_CAMERA_IF_RX          20
641 # define OMAP_DMA_MMC_TX                21
642 # define OMAP_DMA_MMC_RX                22
643 # define OMAP_DMA_NAND                  23      /* Not in OMAP310 */
644 # define OMAP_DMA_IRQ_LCD_LINE          24      /* Not in OMAP310 */
645 # define OMAP_DMA_MEMORY_STICK          25      /* Not in OMAP310 */
646 # define OMAP_DMA_USB_W2FC_RX0          26
647 # define OMAP_DMA_USB_W2FC_RX1          27
648 # define OMAP_DMA_USB_W2FC_RX2          28
649 # define OMAP_DMA_USB_W2FC_TX0          29
650 # define OMAP_DMA_USB_W2FC_TX1          30
651 # define OMAP_DMA_USB_W2FC_TX2          31
652
653 /* These are only for 1610 */
654 # define OMAP_DMA_CRYPTO_DES_IN         32
655 # define OMAP_DMA_SPI_TX                33
656 # define OMAP_DMA_SPI_RX                34
657 # define OMAP_DMA_CRYPTO_HASH           35
658 # define OMAP_DMA_CCP_ATTN              36
659 # define OMAP_DMA_CCP_FIFO_NOT_EMPTY    37
660 # define OMAP_DMA_CMT_APE_TX_CHAN_0     38
661 # define OMAP_DMA_CMT_APE_RV_CHAN_0     39
662 # define OMAP_DMA_CMT_APE_TX_CHAN_1     40
663 # define OMAP_DMA_CMT_APE_RV_CHAN_1     41
664 # define OMAP_DMA_CMT_APE_TX_CHAN_2     42
665 # define OMAP_DMA_CMT_APE_RV_CHAN_2     43
666 # define OMAP_DMA_CMT_APE_TX_CHAN_3     44
667 # define OMAP_DMA_CMT_APE_RV_CHAN_3     45
668 # define OMAP_DMA_CMT_APE_TX_CHAN_4     46
669 # define OMAP_DMA_CMT_APE_RV_CHAN_4     47
670 # define OMAP_DMA_CMT_APE_TX_CHAN_5     48
671 # define OMAP_DMA_CMT_APE_RV_CHAN_5     49
672 # define OMAP_DMA_CMT_APE_TX_CHAN_6     50
673 # define OMAP_DMA_CMT_APE_RV_CHAN_6     51
674 # define OMAP_DMA_CMT_APE_TX_CHAN_7     52
675 # define OMAP_DMA_CMT_APE_RV_CHAN_7     53
676 # define OMAP_DMA_MMC2_TX               54
677 # define OMAP_DMA_MMC2_RX               55
678 # define OMAP_DMA_CRYPTO_DES_OUT        56
679
680 /*
681  * DMA request numbers for the OMAP2
682  */
683 # define OMAP24XX_DMA_NO_DEVICE         0
684 # define OMAP24XX_DMA_XTI_DMA           1       /* Not in OMAP2420 */
685 # define OMAP24XX_DMA_EXT_DMAREQ0       2
686 # define OMAP24XX_DMA_EXT_DMAREQ1       3
687 # define OMAP24XX_DMA_GPMC              4
688 # define OMAP24XX_DMA_GFX               5       /* Not in OMAP2420 */
689 # define OMAP24XX_DMA_DSS               6
690 # define OMAP24XX_DMA_VLYNQ_TX          7       /* Not in OMAP2420 */
691 # define OMAP24XX_DMA_CWT               8       /* Not in OMAP2420 */
692 # define OMAP24XX_DMA_AES_TX            9       /* Not in OMAP2420 */
693 # define OMAP24XX_DMA_AES_RX            10      /* Not in OMAP2420 */
694 # define OMAP24XX_DMA_DES_TX            11      /* Not in OMAP2420 */
695 # define OMAP24XX_DMA_DES_RX            12      /* Not in OMAP2420 */
696 # define OMAP24XX_DMA_SHA1MD5_RX        13      /* Not in OMAP2420 */
697 # define OMAP24XX_DMA_EXT_DMAREQ2       14
698 # define OMAP24XX_DMA_EXT_DMAREQ3       15
699 # define OMAP24XX_DMA_EXT_DMAREQ4       16
700 # define OMAP24XX_DMA_EAC_AC_RD         17
701 # define OMAP24XX_DMA_EAC_AC_WR         18
702 # define OMAP24XX_DMA_EAC_MD_UL_RD      19
703 # define OMAP24XX_DMA_EAC_MD_UL_WR      20
704 # define OMAP24XX_DMA_EAC_MD_DL_RD      21
705 # define OMAP24XX_DMA_EAC_MD_DL_WR      22
706 # define OMAP24XX_DMA_EAC_BT_UL_RD      23
707 # define OMAP24XX_DMA_EAC_BT_UL_WR      24
708 # define OMAP24XX_DMA_EAC_BT_DL_RD      25
709 # define OMAP24XX_DMA_EAC_BT_DL_WR      26
710 # define OMAP24XX_DMA_I2C1_TX           27
711 # define OMAP24XX_DMA_I2C1_RX           28
712 # define OMAP24XX_DMA_I2C2_TX           29
713 # define OMAP24XX_DMA_I2C2_RX           30
714 # define OMAP24XX_DMA_MCBSP1_TX         31
715 # define OMAP24XX_DMA_MCBSP1_RX         32
716 # define OMAP24XX_DMA_MCBSP2_TX         33
717 # define OMAP24XX_DMA_MCBSP2_RX         34
718 # define OMAP24XX_DMA_SPI1_TX0          35
719 # define OMAP24XX_DMA_SPI1_RX0          36
720 # define OMAP24XX_DMA_SPI1_TX1          37
721 # define OMAP24XX_DMA_SPI1_RX1          38
722 # define OMAP24XX_DMA_SPI1_TX2          39
723 # define OMAP24XX_DMA_SPI1_RX2          40
724 # define OMAP24XX_DMA_SPI1_TX3          41
725 # define OMAP24XX_DMA_SPI1_RX3          42
726 # define OMAP24XX_DMA_SPI2_TX0          43
727 # define OMAP24XX_DMA_SPI2_RX0          44
728 # define OMAP24XX_DMA_SPI2_TX1          45
729 # define OMAP24XX_DMA_SPI2_RX1          46
730
731 # define OMAP24XX_DMA_UART1_TX          49
732 # define OMAP24XX_DMA_UART1_RX          50
733 # define OMAP24XX_DMA_UART2_TX          51
734 # define OMAP24XX_DMA_UART2_RX          52
735 # define OMAP24XX_DMA_UART3_TX          53
736 # define OMAP24XX_DMA_UART3_RX          54
737 # define OMAP24XX_DMA_USB_W2FC_TX0      55
738 # define OMAP24XX_DMA_USB_W2FC_RX0      56
739 # define OMAP24XX_DMA_USB_W2FC_TX1      57
740 # define OMAP24XX_DMA_USB_W2FC_RX1      58
741 # define OMAP24XX_DMA_USB_W2FC_TX2      59
742 # define OMAP24XX_DMA_USB_W2FC_RX2      60
743 # define OMAP24XX_DMA_MMC1_TX           61
744 # define OMAP24XX_DMA_MMC1_RX           62
745 # define OMAP24XX_DMA_MS                63      /* Not in OMAP2420 */
746 # define OMAP24XX_DMA_EXT_DMAREQ5       64
747
748 /*
749  * DMA request numbers for the OMAP3
750  * Note that the numbers have to match the values that are
751  * written to CCRi SYNCHRO_CONTROL bits, i.e. actual line
752  * number plus one! Zero is a reserved value (defined as
753  * NO_DEVICE here). Other missing values are reserved.
754  */
755 #define OMAP3XXX_DMA_NO_DEVICE        0
756
757 #define OMAP3XXX_DMA_EXT_DMAREQ0      2
758 #define OMAP3XXX_DMA_EXT_DMAREQ1      3
759 #define OMAP3XXX_DMA_GPMC             4
760
761 #define OMAP3XXX_DMA_DSS_LINETRIGGER  6
762 #define OMAP3XXX_DMA_EXT_DMAREQ2      7
763
764 #define OMAP3XXX_DMA_SPI3_TX0         15
765 #define OMAP3XXX_DMA_SPI3_RX0         16
766 #define OMAP3XXX_DMA_MCBSP3_TX        17
767 #define OMAP3XXX_DMA_MCBSP3_RX        18
768 #define OMAP3XXX_DMA_MCBSP4_TX        19
769 #define OMAP3XXX_DMA_MCBSP4_RX        20
770 #define OMAP3XXX_DMA_MCBSP5_TX        21
771 #define OMAP3XXX_DMA_MCBSP5_RX        22
772 #define OMAP3XXX_DMA_SPI3_TX1         23
773 #define OMAP3XXX_DMA_SPI3_RX1         24
774 #define OMAP3XXX_DMA_I2C3_TX          25
775 #define OMAP3XXX_DMA_I2C3_RX          26
776 #define OMAP3XXX_DMA_I2C1_TX          27
777 #define OMAP3XXX_DMA_I2C1_RX          28
778 #define OMAP3XXX_DMA_I2C2_TX          29
779 #define OMAP3XXX_DMA_I2C2_RX          30
780 #define OMAP3XXX_DMA_MCBSP1_TX        31
781 #define OMAP3XXX_DMA_MCBSP1_RX        32
782 #define OMAP3XXX_DMA_MCBSP2_TX        33
783 #define OMAP3XXX_DMA_MCBSP2_RX        34
784 #define OMAP3XXX_DMA_SPI1_TX0         35
785 #define OMAP3XXX_DMA_SPI1_RX0         36
786 #define OMAP3XXX_DMA_SPI1_TX1         37
787 #define OMAP3XXX_DMA_SPI1_RX1         38
788 #define OMAP3XXX_DMA_SPI1_TX2         39
789 #define OMAP3XXX_DMA_SPI1_RX2         40
790 #define OMAP3XXX_DMA_SPI1_TX3         41
791 #define OMAP3XXX_DMA_SPI1_RX3         42
792 #define OMAP3XXX_DMA_SPI2_TX0         43
793 #define OMAP3XXX_DMA_SPI2_RX0         44
794 #define OMAP3XXX_DMA_SPI2_TX1         45
795 #define OMAP3XXX_DMA_SPI2_RX1         46
796 #define OMAP3XXX_DMA_MMC2_TX          47
797 #define OMAP3XXX_DMA_MMC2_RX          48
798 #define OMAP3XXX_DMA_UART1_TX         49
799 #define OMAP3XXX_DMA_UART1_RX         50
800 #define OMAP3XXX_DMA_UART2_TX         51
801 #define OMAP3XXX_DMA_UART2_RX         52
802 #define OMAP3XXX_DMA_UART3_TX         53
803 #define OMAP3XXX_DMA_UART3_RX         54
804
805 #define OMAP3XXX_DMA_MMC1_TX          61
806 #define OMAP3XXX_DMA_MMC1_RX          62
807 #define OMAP3XXX_DMA_MS               63
808 #define OMAP3XXX_DMA_EXT_DMAREQ3      64
809 #define OMAP3XXX_DMA_AES2_TX          65
810 #define OMAP3XXX_DMA_AES2_RX          66
811 #define OMAP3XXX_DMA_DES2_TX          67
812 #define OMAP3XXX_DMA_DES2_RX          68
813 #define OMAP3XXX_DMA_SHA1MD5_RX       69
814 #define OMAP3XXX_DMA_SPI4_TX0         70
815 #define OMAP3XXX_DMA_SPI4_RX0         71
816 #define OMAP3XXX_DMA_DSS0             72
817 #define OMAP3XXX_DMA_DSS1             73
818 #define OMAP3XXX_DMA_DSS2             74
819 #define OMAP3XXX_DMA_DSS3             75
820
821 #define OMAP3XXX_DMA_MMC3_TX          77
822 #define OMAP3XXX_DMA_MMC3_RX          78
823 #define OMAP3XXX_DMA_USIM_TX          79
824 #define OMAP3XXX_DMA_USIM_RX          80
825
826
827 /* omap[123].c */
828 struct omap_mpu_timer_s;
829 struct omap_mpu_timer_s *omap_mpu_timer_init(target_phys_addr_t base,
830                 qemu_irq irq, omap_clk clk);
831
832 struct omap_gp_timer_s;
833 struct omap_gp_timer_s *omap_gp_timer_init(struct omap_target_agent_s *ta,
834                 qemu_irq irq, omap_clk fclk, omap_clk iclk);
835 void omap_gp_timer_change_clk(struct omap_gp_timer_s *timer);
836
837 struct omap_watchdog_timer_s;
838 struct omap_watchdog_timer_s *omap_wd_timer_init(target_phys_addr_t base,
839                 qemu_irq irq, omap_clk clk);
840
841 struct omap_32khz_timer_s;
842 struct omap_32khz_timer_s *omap_os_timer_init(target_phys_addr_t base,
843                 qemu_irq irq, omap_clk clk);
844
845 void omap_synctimer_init(struct omap_target_agent_s *ta,
846                 struct omap_mpu_state_s *mpu, omap_clk fclk, omap_clk iclk);
847
848 struct omap_tipb_bridge_s;
849 struct omap_tipb_bridge_s *omap_tipb_bridge_init(target_phys_addr_t base,
850                 qemu_irq abort_irq, omap_clk clk);
851
852 struct omap_uart_s;
853 struct omap_uart_s *omap_uart_init(target_phys_addr_t base,
854                 qemu_irq irq, omap_clk fclk, omap_clk iclk,
855                 qemu_irq txdma, qemu_irq rxdma, CharDriverState *chr);
856 struct omap_uart_s *omap2_uart_init(struct omap_target_agent_s *ta,
857                 qemu_irq irq, omap_clk fclk, omap_clk iclk,
858                 qemu_irq txdma, qemu_irq rxdma, CharDriverState *chr);
859 void omap_uart_reset(struct omap_uart_s *s);
860 void omap_uart_attach(struct omap_uart_s *s, CharDriverState *chr);
861
862 struct omap_mpuio_s;
863 struct omap_mpuio_s *omap_mpuio_init(target_phys_addr_t base,
864                 qemu_irq kbd_int, qemu_irq gpio_int, qemu_irq wakeup,
865                 omap_clk clk);
866 qemu_irq *omap_mpuio_in_get(struct omap_mpuio_s *s);
867 void omap_mpuio_out_set(struct omap_mpuio_s *s, int line, qemu_irq handler);
868 void omap_mpuio_key(struct omap_mpuio_s *s, int row, int col, int down);
869
870 struct omap_gpio_s;
871 struct omap_gpio_s *omap_gpio_init(target_phys_addr_t base,
872                 qemu_irq irq, omap_clk clk);
873 qemu_irq *omap_gpio_in_get(struct omap_gpio_s *s);
874 void omap_gpio_out_set(struct omap_gpio_s *s, int line, qemu_irq handler);
875
876 struct omap_gpif_s;
877 struct omap_gpif_s *omap2_gpio_init(struct omap_mpu_state_s *mpu,
878                 struct omap_target_agent_s *ta,
879                 qemu_irq *irq, omap_clk *fclk, omap_clk iclk, int modules);
880 struct omap_gpif_s *omap3_gpif_init(void);
881 void omap3_gpio_init(struct omap_mpu_state_s *mpu,
882                      struct omap_gpif_s *s, struct omap_target_agent_s *ta,
883                      qemu_irq irq, omap_clk *fclk, omap_clk iclk, int module_index);
884 qemu_irq *omap2_gpio_in_get(struct omap_gpif_s *s, int start);
885 void omap2_gpio_out_set(struct omap_gpif_s *s, int line, qemu_irq handler);
886
887 struct uwire_slave_s {
888     uint16_t (*receive)(void *opaque);
889     void (*send)(void *opaque, uint16_t data);
890     void *opaque;
891 };
892 struct omap_uwire_s;
893 struct omap_uwire_s *omap_uwire_init(target_phys_addr_t base,
894                 qemu_irq *irq, qemu_irq dma, omap_clk clk);
895 void omap_uwire_attach(struct omap_uwire_s *s,
896                 struct uwire_slave_s *slave, int chipselect);
897
898 struct omap_rtc_s;
899 struct omap_rtc_s *omap_rtc_init(target_phys_addr_t base,
900                 qemu_irq *irq, omap_clk clk);
901
902 struct i2s_codec_s {
903     void *opaque;
904
905     /* The CPU can call this if it is generating the clock signal on the
906      * i2s port.  The CODEC can ignore it if it is set up as a clock
907      * master and generates its own clock.  */
908     void (*set_rate)(void *opaque, int in, int out);
909
910     void (*tx_swallow)(void *opaque);
911     qemu_irq rx_swallow;
912     qemu_irq tx_start;
913
914     int tx_rate;
915     int cts;
916     int rx_rate;
917     int rts;
918
919     struct i2s_fifo_s {
920         uint8_t *fifo;
921         int len;
922         int start;
923         int size;
924     } in, out;
925 };
926 struct omap_mcbsp_s;
927 struct omap_mcbsp_s *omap_mcbsp_init(target_phys_addr_t base,
928                 qemu_irq *irq, qemu_irq *dma, omap_clk clk);
929 void omap_mcbsp_i2s_attach(struct omap_mcbsp_s *s, struct i2s_codec_s *slave);
930
931 struct omap_lpg_s;
932 struct omap_lpg_s *omap_lpg_init(target_phys_addr_t base, omap_clk clk);
933
934 void omap_tap_init(struct omap_target_agent_s *ta,
935                 struct omap_mpu_state_s *mpu);
936
937 struct omap_eac_s;
938 struct omap_eac_s *omap_eac_init(struct omap_target_agent_s *ta,
939                 qemu_irq irq, qemu_irq *drq, omap_clk fclk, omap_clk iclk);
940
941 /* omap_lcdc.c */
942 struct omap_lcd_panel_s;
943 void omap_lcdc_reset(struct omap_lcd_panel_s *s);
944 struct omap_lcd_panel_s *omap_lcdc_init(target_phys_addr_t base, qemu_irq irq,
945                 struct omap_dma_lcd_channel_s *dma,
946                 ram_addr_t imif_base, ram_addr_t emiff_base, omap_clk clk);
947
948 /* omap_dss.c */
949 struct rfbi_chip_s {
950     void *opaque;
951     void (*write)(void *opaque, int dc, uint16_t value);
952     void (*block)(void *opaque, int dc, void *buf, size_t len, int pitch);
953     uint16_t (*read)(void *opaque, int dc);
954 };
955 typedef void (*omap3_lcd_panel_fn_t)(uint8_t *, const uint8_t *, unsigned int);
956 struct omap3_lcd_panel_s;
957 struct omap_dss_s;
958 void omap_dss_reset(struct omap_dss_s *s);
959 struct omap_dss_s *omap_dss_init(struct omap_mpu_state_s *mpu,
960                                  struct omap_target_agent_s *ta,
961                                  qemu_irq irq, qemu_irq drq,
962                                  omap_clk fck1, omap_clk fck2, omap_clk ck54m,
963                                  omap_clk ick1, omap_clk ick2);
964 void omap_rfbi_attach(struct omap_dss_s *s, int cs, struct rfbi_chip_s *chip);
965 void omap3_lcd_panel_attach(struct omap_dss_s *s, int cs, struct omap3_lcd_panel_s *lcd_panel);
966 void *omap3_lcd_panel_init(void);
967
968 /* omap_mmc.c */
969 struct omap_mmc_s;
970 struct omap_mmc_s *omap_mmc_init(target_phys_addr_t base,
971                 BlockDriverState *bd,
972                 qemu_irq irq, qemu_irq dma[], omap_clk clk);
973 struct omap_mmc_s *omap2_mmc_init(struct omap_target_agent_s *ta,
974                 BlockDriverState *bd, qemu_irq irq, qemu_irq dma[],
975                 omap_clk fclk, omap_clk iclk);
976 void omap_mmc_reset(struct omap_mmc_s *s);
977 void omap_mmc_handlers(struct omap_mmc_s *s, qemu_irq ro, qemu_irq cover);
978 void omap_mmc_enable(struct omap_mmc_s *s, int enable);
979
980 /* omap3_mmc.c */
981 struct omap3_mmc_s;
982 struct omap3_mmc_s *omap3_mmc_init(struct omap_target_agent_s *ta,
983                                    qemu_irq irq, qemu_irq dma[],
984                                    omap_clk fclk, omap_clk iclk);
985 void omap3_mmc_attach(struct omap3_mmc_s *s,
986                       BlockDriverState *bd);
987
988 /* omap_i2c.c */
989 struct omap_i2c_s;
990 struct omap_i2c_s *omap_i2c_init(target_phys_addr_t base,
991                 qemu_irq irq, qemu_irq *dma, omap_clk clk);
992 struct omap_i2c_s *omap2_i2c_init(struct omap_target_agent_s *ta,
993                 qemu_irq irq, qemu_irq *dma, omap_clk fclk, omap_clk iclk);
994 struct omap_i2c_s *omap3_i2c_init(struct omap_target_agent_s *ta,
995                 qemu_irq irq, qemu_irq *dma, omap_clk fclk, omap_clk iclk,
996                 int fifosize);
997 void omap_i2c_reset(struct omap_i2c_s *s);
998 i2c_bus *omap_i2c_bus(struct omap_i2c_s *s);
999
1000 /* omap_spi.c */
1001 struct omap_mcspi_s;
1002 struct omap_mcspi_s *omap_mcspi_init(struct omap_target_agent_s *ta,
1003                                      struct omap_mpu_state_s *mpu,
1004                                      int chnum, qemu_irq irq, qemu_irq *drq,
1005                                      omap_clk fclk, omap_clk iclk);
1006 void omap_mcspi_attach(struct omap_mcspi_s *s,
1007                        uint32_t (*txrx)(void *opaque, uint32_t, int),
1008                        void *opaque, int chipselect);
1009 void omap_mcspi_reset(struct omap_mcspi_s *s);
1010
1011 /* omap3_usb.c */
1012 struct omap3_hsusb_s;
1013 struct omap3_hsusb_s *omap3_hsusb_init(struct omap_target_agent_s *otg_ta,
1014                                        struct omap_target_agent_s *host_ta,
1015                                        struct omap_target_agent_s *tll_ta,
1016                                        qemu_irq mc_irq,
1017                                        qemu_irq dma_irq,
1018                                        qemu_irq ohci_irq,
1019                                        qemu_irq ehci_irq,
1020                                        qemu_irq tll_irq);
1021
1022 /* usb-ohci.c */
1023 int usb_ohci_init_omap(target_phys_addr_t base, uint32_t region_size,
1024                        int num_ports, qemu_irq irq);
1025
1026
1027 # define cpu_is_omap310(cpu)            (cpu->mpu_model == omap310)
1028 # define cpu_is_omap1510(cpu)           (cpu->mpu_model == omap1510)
1029 # define cpu_is_omap1610(cpu)           (cpu->mpu_model == omap1610)
1030 # define cpu_is_omap1710(cpu)           (cpu->mpu_model == omap1710)
1031 # define cpu_is_omap2410(cpu)           (cpu->mpu_model == omap2410)
1032 # define cpu_is_omap2420(cpu)           (cpu->mpu_model == omap2420)
1033 # define cpu_is_omap2430(cpu)           (cpu->mpu_model == omap2430)
1034 # define cpu_is_omap3430(cpu)           (cpu->mpu_model == omap3430)
1035 # define cpu_is_omap3530(cpu)       (cpu->mpu_model == omap3530)
1036
1037 # define cpu_is_omap15xx(cpu)           \
1038         (cpu_is_omap310(cpu) || cpu_is_omap1510(cpu))
1039 # define cpu_is_omap16xx(cpu)           \
1040         (cpu_is_omap1610(cpu) || cpu_is_omap1710(cpu))
1041 # define cpu_is_omap24xx(cpu)           \
1042         (cpu_is_omap2410(cpu) || cpu_is_omap2420(cpu) || cpu_is_omap2430(cpu))
1043
1044 # define cpu_class_omap1(cpu)           \
1045         (cpu_is_omap15xx(cpu) || cpu_is_omap16xx(cpu))
1046 # define cpu_class_omap2(cpu)           cpu_is_omap24xx(cpu)
1047 # define cpu_class_omap3(cpu)           \
1048         (cpu_is_omap3430(cpu) || cpu_is_omap3530(cpu))
1049
1050 struct omap_mpu_state_s {
1051     enum omap_mpu_model {
1052         omap310,
1053         omap1510,
1054         omap1610,
1055         omap1710,
1056         omap2410,
1057         omap2420,
1058         omap2422,
1059         omap2423,
1060         omap2430,
1061         omap3430,
1062         omap3530,
1063     } mpu_model;
1064
1065     CPUState *env;
1066
1067     qemu_irq *irq[2];
1068     qemu_irq *drq;
1069
1070     qemu_irq wakeup;
1071
1072     struct omap_dma_port_if_s {
1073         uint32_t (*read[3])(struct omap_mpu_state_s *s,
1074                         target_phys_addr_t offset);
1075         void (*write[3])(struct omap_mpu_state_s *s,
1076                         target_phys_addr_t offset, uint32_t value);
1077         int (*addr_valid)(struct omap_mpu_state_s *s,
1078                         target_phys_addr_t addr);
1079     } port[__omap_dma_port_last];
1080
1081     unsigned long sdram_size;
1082     unsigned long sram_size;
1083
1084     /* MPUI-TIPB peripherals */
1085     struct omap_uart_s *uart[3];
1086
1087     struct omap_gpio_s *gpio;
1088
1089     struct omap_mcbsp_s *mcbsp1;
1090     struct omap_mcbsp_s *mcbsp3;
1091
1092     /* MPU public TIPB peripherals */
1093     struct omap_32khz_timer_s *os_timer;
1094
1095     struct omap_mmc_s *mmc;
1096
1097     struct omap_mpuio_s *mpuio;
1098
1099     struct omap_uwire_s *microwire;
1100
1101     struct {
1102         uint8_t output;
1103         uint8_t level;
1104         uint8_t enable;
1105         int clk;
1106     } pwl;
1107
1108     struct {
1109         uint8_t frc;
1110         uint8_t vrc;
1111         uint8_t gcr;
1112         omap_clk clk;
1113     } pwt;
1114
1115     struct omap_i2c_s *i2c[3];
1116
1117     struct omap_rtc_s *rtc;
1118
1119     struct omap_mcbsp_s *mcbsp2;
1120
1121     struct omap_lpg_s *led[2];
1122
1123     /* MPU private TIPB peripherals */
1124     struct omap_intr_handler_s *ih[2];
1125
1126     struct soc_dma_s *dma;
1127
1128     struct omap_mpu_timer_s *timer[3];
1129     struct omap_watchdog_timer_s *wdt;
1130
1131     struct omap_lcd_panel_s *lcd;
1132
1133     uint32_t ulpd_pm_regs[21];
1134     int64_t ulpd_gauge_start;
1135
1136     uint32_t func_mux_ctrl[14];
1137     uint32_t comp_mode_ctrl[1];
1138     uint32_t pull_dwn_ctrl[4];
1139     uint32_t gate_inh_ctrl[1];
1140     uint32_t voltage_ctrl[1];
1141     uint32_t test_dbg_ctrl[1];
1142     uint32_t mod_conf_ctrl[1];
1143     int compat1509;
1144
1145     uint32_t mpui_ctrl;
1146
1147     struct omap_tipb_bridge_s *private_tipb;
1148     struct omap_tipb_bridge_s *public_tipb;
1149
1150     uint32_t tcmi_regs[17];
1151
1152     struct dpll_ctl_s {
1153         uint16_t mode;
1154         omap_clk dpll;
1155     } dpll[3];
1156
1157     omap_clk clks;
1158     struct {
1159         int cold_start;
1160         int clocking_scheme;
1161         uint16_t arm_ckctl;
1162         uint16_t arm_idlect1;
1163         uint16_t arm_idlect2;
1164         uint16_t arm_ewupct;
1165         uint16_t arm_rstct1;
1166         uint16_t arm_rstct2;
1167         uint16_t arm_ckout1;
1168         int dpll1_mode;
1169         uint16_t dsp_idlect1;
1170         uint16_t dsp_idlect2;
1171         uint16_t dsp_rstct2;
1172     } clkm;
1173
1174     /* OMAP2-only peripherals */
1175     struct omap_l4_s *l4;
1176
1177     struct omap_gp_timer_s *gptimer[12];
1178
1179     struct omap_synctimer_s {
1180         uint32_t val;
1181         uint16_t readh;
1182         uint32_t sysconfig; /*OMAP3*/
1183     } synctimer;
1184
1185     struct omap_prcm_s *prcm;
1186     struct omap_sdrc_s *sdrc;
1187     struct omap_gpmc_s *gpmc;
1188     struct omap_sysctl_s *sysc;
1189
1190     struct omap_gpif_s *gpif;
1191
1192     struct omap_mcspi_s *mcspi[4];
1193
1194     struct omap_dss_s *dss;
1195
1196     struct omap_eac_s *eac;
1197     
1198     /* OMAP3-only */
1199     struct omap3_prm_s *omap3_prm;
1200     struct omap3_cm_s *omap3_cm;
1201     struct omap3_wdt_s *omap3_mpu_wdt;
1202     struct omap_l3_s *omap3_l3;
1203     struct omap3_scm_s *omap3_scm;
1204     struct omap3_sms_s *omap3_sms;
1205     struct omap3_mmc_s *omap3_mmc[3];
1206     struct omap3_hsusb_s *omap3_usb;
1207 };
1208
1209 struct omap_target_agent_s {
1210     struct omap_l4_s *bus;
1211     int regions;
1212     struct omap_l4_region_s *start;
1213     target_phys_addr_t base;
1214     uint32_t component;
1215     uint32_t control;
1216     uint32_t control_h; /* OMAP3 */
1217     uint32_t status;
1218 };
1219
1220 struct omap_l4_s {
1221     target_phys_addr_t base;
1222     int ta_num;
1223     struct omap_target_agent_s ta[0];
1224 };
1225
1226 struct omap_l4_region_s {
1227     target_phys_addr_t offset;
1228     size_t size;
1229     int access;
1230 };
1231
1232 struct omap_l4_agent_info_s {
1233     int ta;
1234     int region;
1235     int regions;
1236     int ta_region;
1237 };
1238
1239 /* omap1.c */
1240 struct omap_mpu_state_s *omap310_mpu_init(unsigned long sdram_size,
1241                 const char *core);
1242
1243 /* omap2.c */
1244 struct omap_mpu_state_s *omap2420_mpu_init(unsigned long sdram_size,
1245                 const char *core);
1246
1247 /* omap3.c */
1248 struct omap_mpu_state_s *omap3530_mpu_init(unsigned long sdram_size,
1249                                            CharDriverState *chr_uart1,
1250                                            CharDriverState *chr_uart2,
1251                                            CharDriverState *chr_uart3);
1252 void omap3_set_mem_type(struct omap_mpu_state_s *s, int bootfrom);
1253
1254 /* omap3_boot.c */
1255 void omap3_boot_rom_emu(struct omap_mpu_state_s *s);
1256
1257 # if TARGET_PHYS_ADDR_BITS == 32
1258 #  define OMAP_FMT_plx "0x%08x"
1259 # elif TARGET_PHYS_ADDR_BITS == 64
1260 #  define OMAP_FMT_plx "0x%08" PRIx64
1261 # else
1262 #  error TARGET_PHYS_ADDR_BITS undefined
1263 # endif
1264
1265 uint32_t omap_badwidth_read8(void *opaque, target_phys_addr_t addr);
1266 void omap_badwidth_write8(void *opaque, target_phys_addr_t addr,
1267                 uint32_t value);
1268 uint32_t omap_badwidth_read16(void *opaque, target_phys_addr_t addr);
1269 void omap_badwidth_write16(void *opaque, target_phys_addr_t addr,
1270                 uint32_t value);
1271 uint32_t omap_badwidth_read32(void *opaque, target_phys_addr_t addr);
1272 void omap_badwidth_write32(void *opaque, target_phys_addr_t addr,
1273                 uint32_t value);
1274
1275 void omap_mpu_wakeup(void *opaque, int irq, int req);
1276
1277 # define OMAP_BAD_REG(paddr)            \
1278         fprintf(stderr, "%s: Bad register " OMAP_FMT_plx "\n",  \
1279                         __FUNCTION__, paddr)
1280 # define OMAP_BAD_REGV(paddr, value) \
1281         fprintf(stderr, "%s: Bad register " OMAP_FMT_plx " (value 0x%08x)\n", \
1282                 __FUNCTION__, paddr, value)
1283 # define OMAP_RO_REG(paddr)             \
1284         fprintf(stderr, "%s: Read-only register " OMAP_FMT_plx "\n",    \
1285                         __FUNCTION__, paddr)
1286 # define OMAP_RO_REGV(paddr, value) \
1287         fprintf(stderr, "%s: Read-only register " OMAP_FMT_plx " (value 0x%08x)\n", \
1288                 __FUNCTION__, paddr, value)
1289
1290 /* OMAP-specific Linux bootloader tags for the ATAG_BOARD area
1291    (Board-specifc tags are not here)  */
1292 #define OMAP_TAG_CLOCK          0x4f01
1293 #define OMAP_TAG_MMC            0x4f02
1294 #define OMAP_TAG_SERIAL_CONSOLE 0x4f03
1295 #define OMAP_TAG_USB            0x4f04
1296 #define OMAP_TAG_LCD            0x4f05
1297 #define OMAP_TAG_GPIO_SWITCH    0x4f06
1298 #define OMAP_TAG_UART           0x4f07
1299 #define OMAP_TAG_FBMEM          0x4f08
1300 #define OMAP_TAG_STI_CONSOLE    0x4f09
1301 #define OMAP_TAG_CAMERA_SENSOR  0x4f0a
1302 #define OMAP_TAG_PARTITION      0x4f0b
1303 #define OMAP_TAG_TEA5761        0x4f10
1304 #define OMAP_TAG_TMP105         0x4f11
1305 #define OMAP_TAG_BOOT_REASON    0x4f80
1306 #define OMAP_TAG_FLASH_PART_STR 0x4f81
1307 #define OMAP_TAG_VERSION_STR    0x4f82
1308
1309 enum {
1310     OMAP_GPIOSW_TYPE_COVER      = 0 << 4,
1311     OMAP_GPIOSW_TYPE_CONNECTION = 1 << 4,
1312     OMAP_GPIOSW_TYPE_ACTIVITY   = 2 << 4,
1313 };
1314
1315 #define OMAP_GPIOSW_INVERTED    0x0001
1316 #define OMAP_GPIOSW_OUTPUT      0x0002
1317
1318 # define TCMI_VERBOSE                   1
1319 //# define MEM_VERBOSE                  1
1320
1321 # ifdef TCMI_VERBOSE
1322 #  define OMAP_8B_REG(paddr)            \
1323         fprintf(stderr, "%s: 8-bit register " OMAP_FMT_plx "\n",        \
1324                         __FUNCTION__, paddr)
1325 #  define OMAP_16B_REG(paddr)           \
1326         fprintf(stderr, "%s: 16-bit register " OMAP_FMT_plx "\n",       \
1327                         __FUNCTION__, paddr)
1328 #  define OMAP_32B_REG(paddr)           \
1329         fprintf(stderr, "%s: 32-bit register " OMAP_FMT_plx "\n",       \
1330                         __FUNCTION__, paddr)
1331 # else
1332 #  define OMAP_8B_REG(paddr)
1333 #  define OMAP_16B_REG(paddr)
1334 #  define OMAP_32B_REG(paddr)
1335 # endif
1336
1337 # define OMAP_MPUI_REG_MASK             0x000007ff
1338
1339 # ifdef MEM_VERBOSE
1340 struct io_fn {
1341     CPUReadMemoryFunc **mem_read;
1342     CPUWriteMemoryFunc **mem_write;
1343     void *opaque;
1344     int in;
1345 };
1346
1347 static uint32_t io_readb(void *opaque, target_phys_addr_t addr)
1348 {
1349     struct io_fn *s = opaque;
1350     uint32_t ret;
1351
1352     s->in ++;
1353     ret = s->mem_read[0](s->opaque, addr);
1354     s->in --;
1355     if (!s->in)
1356         fprintf(stderr, "%08x ---> %02x\n", (uint32_t) addr, ret);
1357     return ret;
1358 }
1359 static uint32_t io_readh(void *opaque, target_phys_addr_t addr)
1360 {
1361     struct io_fn *s = opaque;
1362     uint32_t ret;
1363
1364     s->in ++;
1365     ret = s->mem_read[1](s->opaque, addr);
1366     s->in --;
1367     if (!s->in)
1368         fprintf(stderr, "%08x ---> %04x\n", (uint32_t) addr, ret);
1369     return ret;
1370 }
1371 static uint32_t io_readw(void *opaque, target_phys_addr_t addr)
1372 {
1373     struct io_fn *s = opaque;
1374     uint32_t ret;
1375
1376     s->in ++;
1377     ret = s->mem_read[2](s->opaque, addr);
1378     s->in --;
1379     if (!s->in)
1380         fprintf(stderr, "%08x ---> %08x\n", (uint32_t) addr, ret);
1381     return ret;
1382 }
1383 static void io_writeb(void *opaque, target_phys_addr_t addr, uint32_t value)
1384 {
1385     struct io_fn *s = opaque;
1386
1387     if (!s->in)
1388         fprintf(stderr, "%08x <--- %02x\n", (uint32_t) addr, value);
1389     s->in ++;
1390     s->mem_write[0](s->opaque, addr, value);
1391     s->in --;
1392 }
1393 static void io_writeh(void *opaque, target_phys_addr_t addr, uint32_t value)
1394 {
1395     struct io_fn *s = opaque;
1396
1397     if (!s->in)
1398         fprintf(stderr, "%08x <--- %04x\n", (uint32_t) addr, value);
1399     s->in ++;
1400     s->mem_write[1](s->opaque, addr, value);
1401     s->in --;
1402 }
1403 static void io_writew(void *opaque, target_phys_addr_t addr, uint32_t value)
1404 {
1405     struct io_fn *s = opaque;
1406
1407     if (!s->in)
1408         fprintf(stderr, "%08x <--- %08x\n", (uint32_t) addr, value);
1409     s->in ++;
1410     s->mem_write[2](s->opaque, addr, value);
1411     s->in --;
1412 }
1413
1414 static CPUReadMemoryFunc *io_readfn[] = { io_readb, io_readh, io_readw, };
1415 static CPUWriteMemoryFunc *io_writefn[] = { io_writeb, io_writeh, io_writew, };
1416
1417 inline static int debug_register_io_memory(int io_index,
1418                 CPUReadMemoryFunc **mem_read, CPUWriteMemoryFunc **mem_write,
1419                 void *opaque)
1420 {
1421     struct io_fn *s = qemu_malloc(sizeof(struct io_fn));
1422
1423     s->mem_read = mem_read;
1424     s->mem_write = mem_write;
1425     s->opaque = opaque;
1426     s->in = 0;
1427     return cpu_register_io_memory(io_index, io_readfn, io_writefn, s);
1428 }
1429 #  define cpu_register_io_memory        debug_register_io_memory
1430 # endif
1431
1432 /* Define when we want to reduce the number of IO regions registered.  */
1433 /*# define L4_MUX_HACK*/
1434
1435 # ifdef L4_MUX_HACK
1436 #  undef l4_register_io_memory
1437 int l4_register_io_memory(int io_index, CPUReadMemoryFunc **mem_read,
1438                 CPUWriteMemoryFunc **mem_write, void *opaque);
1439 # endif
1440
1441 #endif /* hw_omap_h */