Follow coding conventions
[qemu] / hw / omap2.c
1 /*
2  * TI OMAP processors emulation.
3  *
4  * Copyright (C) 2007-2008 Nokia Corporation
5  * Written by Andrzej Zaborowski <andrew@openedhand.com>
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 or
10  * (at your option) version 3 of the License.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License along
18  * with this program; if not, write to the Free Software Foundation, Inc.,
19  * 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA.
20  */
21 #include "hw.h"
22 #include "arm-misc.h"
23 #include "omap.h"
24 #include "sysemu.h"
25 #include "qemu-timer.h"
26 #include "qemu-char.h"
27 #include "flash.h"
28 #include "soc_dma.h"
29 #include "audio/audio.h"
30
31 /* GP timers */
32 struct omap_gp_timer_s {
33     qemu_irq irq;
34     qemu_irq wkup;
35     qemu_irq in;
36     qemu_irq out;
37     omap_clk clk;
38     QEMUTimer *timer;
39     QEMUTimer *match;
40     struct omap_target_agent_s *ta;
41
42     int in_val;
43     int out_val;
44     int64_t time;
45     int64_t rate;
46     int64_t ticks_per_sec;
47
48     int16_t config;
49     int status;
50     int it_ena;
51     int wu_ena;
52     int enable;
53     int inout;
54     int capt2;
55     int pt;
56     enum {
57         gpt_trigger_none, gpt_trigger_overflow, gpt_trigger_both
58     } trigger;
59     enum {
60         gpt_capture_none, gpt_capture_rising,
61         gpt_capture_falling, gpt_capture_both
62     } capture;
63     int scpwm;
64     int ce;
65     int pre;
66     int ptv;
67     int ar;
68     int st;
69     int posted;
70     uint32_t val;
71     uint32_t load_val;
72     uint32_t capture_val[2];
73     uint32_t match_val;
74     int capt_num;
75
76     uint16_t writeh;    /* LSB */
77     uint16_t readh;     /* MSB */
78 };
79
80 #define GPT_TCAR_IT     (1 << 2)
81 #define GPT_OVF_IT      (1 << 1)
82 #define GPT_MAT_IT      (1 << 0)
83
84 static inline void omap_gp_timer_intr(struct omap_gp_timer_s *timer, int it)
85 {
86     if (timer->it_ena & it) {
87         if (!timer->status)
88             qemu_irq_raise(timer->irq);
89
90         timer->status |= it;
91         /* Or are the status bits set even when masked?
92          * i.e. is masking applied before or after the status register?  */
93     }
94
95     if (timer->wu_ena & it)
96         qemu_irq_pulse(timer->wkup);
97 }
98
99 static inline void omap_gp_timer_out(struct omap_gp_timer_s *timer, int level)
100 {
101     if (!timer->inout && timer->out_val != level) {
102         timer->out_val = level;
103         qemu_set_irq(timer->out, level);
104     }
105 }
106
107 static inline uint32_t omap_gp_timer_read(struct omap_gp_timer_s *timer)
108 {
109     uint64_t distance;
110
111     if (timer->st && timer->rate) {
112         distance = qemu_get_clock(vm_clock) - timer->time;
113         distance = muldiv64(distance, timer->rate, timer->ticks_per_sec);
114
115         if (distance >= 0xffffffff - timer->val)
116             return 0xffffffff;
117         else
118             return timer->val + distance;
119     } else
120         return timer->val;
121 }
122
123 static inline void omap_gp_timer_sync(struct omap_gp_timer_s *timer)
124 {
125     if (timer->st) {
126         timer->val = omap_gp_timer_read(timer);
127         timer->time = qemu_get_clock(vm_clock);
128     }
129 }
130
131 static inline void omap_gp_timer_update(struct omap_gp_timer_s *timer)
132 {
133     int64_t expires, matches;
134
135     if (timer->st && timer->rate) {
136         expires = muldiv64(0x100000000ll - timer->val,
137                         timer->ticks_per_sec, timer->rate);
138         qemu_mod_timer(timer->timer, timer->time + expires);
139
140         if (timer->ce && timer->match_val >= timer->val) {
141             matches = muldiv64(timer->match_val - timer->val,
142                             timer->ticks_per_sec, timer->rate);
143             qemu_mod_timer(timer->match, timer->time + matches);
144         } else
145             qemu_del_timer(timer->match);
146     } else {
147         qemu_del_timer(timer->timer);
148         qemu_del_timer(timer->match);
149         omap_gp_timer_out(timer, timer->scpwm);
150     }
151 }
152
153 static inline void omap_gp_timer_trigger(struct omap_gp_timer_s *timer)
154 {
155     if (timer->pt)
156         /* TODO in overflow-and-match mode if the first event to
157          * occur is the match, don't toggle.  */
158         omap_gp_timer_out(timer, !timer->out_val);
159     else
160         /* TODO inverted pulse on timer->out_val == 1?  */
161         qemu_irq_pulse(timer->out);
162 }
163
164 static void omap_gp_timer_tick(void *opaque)
165 {
166     struct omap_gp_timer_s *timer = (struct omap_gp_timer_s *) opaque;
167
168     if (!timer->ar) {
169         timer->st = 0;
170         timer->val = 0;
171     } else {
172         timer->val = timer->load_val;
173         timer->time = qemu_get_clock(vm_clock);
174     }
175
176     if (timer->trigger == gpt_trigger_overflow ||
177                     timer->trigger == gpt_trigger_both)
178         omap_gp_timer_trigger(timer);
179
180     omap_gp_timer_intr(timer, GPT_OVF_IT);
181     omap_gp_timer_update(timer);
182 }
183
184 static void omap_gp_timer_match(void *opaque)
185 {
186     struct omap_gp_timer_s *timer = (struct omap_gp_timer_s *) opaque;
187
188     if (timer->trigger == gpt_trigger_both)
189         omap_gp_timer_trigger(timer);
190
191     omap_gp_timer_intr(timer, GPT_MAT_IT);
192 }
193
194 static void omap_gp_timer_input(void *opaque, int line, int on)
195 {
196     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *) opaque;
197     int trigger;
198
199     switch (s->capture) {
200     default:
201     case gpt_capture_none:
202         trigger = 0;
203         break;
204     case gpt_capture_rising:
205         trigger = !s->in_val && on;
206         break;
207     case gpt_capture_falling:
208         trigger = s->in_val && !on;
209         break;
210     case gpt_capture_both:
211         trigger = (s->in_val == !on);
212         break;
213     }
214     s->in_val = on;
215
216     if (s->inout && trigger && s->capt_num < 2) {
217         s->capture_val[s->capt_num] = omap_gp_timer_read(s);
218
219         if (s->capt2 == s->capt_num ++)
220             omap_gp_timer_intr(s, GPT_TCAR_IT);
221     }
222 }
223
224 static void omap_gp_timer_clk_update(void *opaque, int line, int on)
225 {
226     struct omap_gp_timer_s *timer = (struct omap_gp_timer_s *) opaque;
227
228     omap_gp_timer_sync(timer);
229     timer->rate = on ? omap_clk_getrate(timer->clk) : 0;
230     omap_gp_timer_update(timer);
231 }
232
233 static void omap_gp_timer_clk_setup(struct omap_gp_timer_s *timer)
234 {
235     omap_clk_adduser(timer->clk,
236                     qemu_allocate_irqs(omap_gp_timer_clk_update, timer, 1)[0]);
237     timer->rate = omap_clk_getrate(timer->clk);
238 }
239
240 static void omap_gp_timer_reset(struct omap_gp_timer_s *s)
241 {
242     s->config = 0x000;
243     s->status = 0;
244     s->it_ena = 0;
245     s->wu_ena = 0;
246     s->inout = 0;
247     s->capt2 = 0;
248     s->capt_num = 0;
249     s->pt = 0;
250     s->trigger = gpt_trigger_none;
251     s->capture = gpt_capture_none;
252     s->scpwm = 0;
253     s->ce = 0;
254     s->pre = 0;
255     s->ptv = 0;
256     s->ar = 0;
257     s->st = 0;
258     s->posted = 1;
259     s->val = 0x00000000;
260     s->load_val = 0x00000000;
261     s->capture_val[0] = 0x00000000;
262     s->capture_val[1] = 0x00000000;
263     s->match_val = 0x00000000;
264     omap_gp_timer_update(s);
265 }
266
267 static uint32_t omap_gp_timer_readw(void *opaque, target_phys_addr_t addr)
268 {
269     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *) opaque;
270
271     switch (addr) {
272     case 0x00:  /* TIDR */
273         return 0x21;
274
275     case 0x10:  /* TIOCP_CFG */
276         return s->config;
277
278     case 0x14:  /* TISTAT */
279         /* ??? When's this bit reset? */
280         return 1;                                               /* RESETDONE */
281
282     case 0x18:  /* TISR */
283         return s->status;
284
285     case 0x1c:  /* TIER */
286         return s->it_ena;
287
288     case 0x20:  /* TWER */
289         return s->wu_ena;
290
291     case 0x24:  /* TCLR */
292         return (s->inout << 14) |
293                 (s->capt2 << 13) |
294                 (s->pt << 12) |
295                 (s->trigger << 10) |
296                 (s->capture << 8) |
297                 (s->scpwm << 7) |
298                 (s->ce << 6) |
299                 (s->pre << 5) |
300                 (s->ptv << 2) |
301                 (s->ar << 1) |
302                 (s->st << 0);
303
304     case 0x28:  /* TCRR */
305         return omap_gp_timer_read(s);
306
307     case 0x2c:  /* TLDR */
308         return s->load_val;
309
310     case 0x30:  /* TTGR */
311         return 0xffffffff;
312
313     case 0x34:  /* TWPS */
314         return 0x00000000;      /* No posted writes pending.  */
315
316     case 0x38:  /* TMAR */
317         return s->match_val;
318
319     case 0x3c:  /* TCAR1 */
320         return s->capture_val[0];
321
322     case 0x40:  /* TSICR */
323         return s->posted << 2;
324
325     case 0x44:  /* TCAR2 */
326         return s->capture_val[1];
327     }
328
329     OMAP_BAD_REG(addr);
330     return 0;
331 }
332
333 static uint32_t omap_gp_timer_readh(void *opaque, target_phys_addr_t addr)
334 {
335     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *) opaque;
336     uint32_t ret;
337
338     if (addr & 2)
339         return s->readh;
340     else {
341         ret = omap_gp_timer_readw(opaque, addr);
342         s->readh = ret >> 16;
343         return ret & 0xffff;
344     }
345 }
346
347 static CPUReadMemoryFunc *omap_gp_timer_readfn[] = {
348     omap_badwidth_read32,
349     omap_gp_timer_readh,
350     omap_gp_timer_readw,
351 };
352
353 static void omap_gp_timer_write(void *opaque, target_phys_addr_t addr,
354                 uint32_t value)
355 {
356     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *) opaque;
357
358     switch (addr) {
359     case 0x00:  /* TIDR */
360     case 0x14:  /* TISTAT */
361     case 0x34:  /* TWPS */
362     case 0x3c:  /* TCAR1 */
363     case 0x44:  /* TCAR2 */
364         OMAP_RO_REG(addr);
365         break;
366
367     case 0x10:  /* TIOCP_CFG */
368         s->config = value & 0x33d;
369         if (((value >> 3) & 3) == 3)                            /* IDLEMODE */
370             fprintf(stderr, "%s: illegal IDLEMODE value in TIOCP_CFG\n",
371                             __FUNCTION__);
372         if (value & 2)                                          /* SOFTRESET */
373             omap_gp_timer_reset(s);
374         break;
375
376     case 0x18:  /* TISR */
377         if (value & GPT_TCAR_IT)
378             s->capt_num = 0;
379         if (s->status && !(s->status &= ~value))
380             qemu_irq_lower(s->irq);
381         break;
382
383     case 0x1c:  /* TIER */
384         s->it_ena = value & 7;
385         break;
386
387     case 0x20:  /* TWER */
388         s->wu_ena = value & 7;
389         break;
390
391     case 0x24:  /* TCLR */
392         omap_gp_timer_sync(s);
393         s->inout = (value >> 14) & 1;
394         s->capt2 = (value >> 13) & 1;
395         s->pt = (value >> 12) & 1;
396         s->trigger = (value >> 10) & 3;
397         if (s->capture == gpt_capture_none &&
398                         ((value >> 8) & 3) != gpt_capture_none)
399             s->capt_num = 0;
400         s->capture = (value >> 8) & 3;
401         s->scpwm = (value >> 7) & 1;
402         s->ce = (value >> 6) & 1;
403         s->pre = (value >> 5) & 1;
404         s->ptv = (value >> 2) & 7;
405         s->ar = (value >> 1) & 1;
406         s->st = (value >> 0) & 1;
407         if (s->inout && s->trigger != gpt_trigger_none)
408             fprintf(stderr, "%s: GP timer pin must be an output "
409                             "for this trigger mode\n", __FUNCTION__);
410         if (!s->inout && s->capture != gpt_capture_none)
411             fprintf(stderr, "%s: GP timer pin must be an input "
412                             "for this capture mode\n", __FUNCTION__);
413         if (s->trigger == gpt_trigger_none)
414             omap_gp_timer_out(s, s->scpwm);
415         /* TODO: make sure this doesn't overflow 32-bits */
416         s->ticks_per_sec = ticks_per_sec << (s->pre ? s->ptv + 1 : 0);
417         omap_gp_timer_update(s);
418         break;
419
420     case 0x28:  /* TCRR */
421         s->time = qemu_get_clock(vm_clock);
422         s->val = value;
423         omap_gp_timer_update(s);
424         break;
425
426     case 0x2c:  /* TLDR */
427         s->load_val = value;
428         break;
429
430     case 0x30:  /* TTGR */
431         s->time = qemu_get_clock(vm_clock);
432         s->val = s->load_val;
433         omap_gp_timer_update(s);
434         break;
435
436     case 0x38:  /* TMAR */
437         omap_gp_timer_sync(s);
438         s->match_val = value;
439         omap_gp_timer_update(s);
440         break;
441
442     case 0x40:  /* TSICR */
443         s->posted = (value >> 2) & 1;
444         if (value & 2)  /* How much exactly are we supposed to reset? */
445             omap_gp_timer_reset(s);
446         break;
447
448     default:
449         OMAP_BAD_REG(addr);
450     }
451 }
452
453 static void omap_gp_timer_writeh(void *opaque, target_phys_addr_t addr,
454                 uint32_t value)
455 {
456     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *) opaque;
457
458     if (addr & 2)
459         return omap_gp_timer_write(opaque, addr, (value << 16) | s->writeh);
460     else
461         s->writeh = (uint16_t) value;
462 }
463
464 static CPUWriteMemoryFunc *omap_gp_timer_writefn[] = {
465     omap_badwidth_write32,
466     omap_gp_timer_writeh,
467     omap_gp_timer_write,
468 };
469
470 struct omap_gp_timer_s *omap_gp_timer_init(struct omap_target_agent_s *ta,
471                 qemu_irq irq, omap_clk fclk, omap_clk iclk)
472 {
473     int iomemtype;
474     struct omap_gp_timer_s *s = (struct omap_gp_timer_s *)
475             qemu_mallocz(sizeof(struct omap_gp_timer_s));
476
477     s->ta = ta;
478     s->irq = irq;
479     s->clk = fclk;
480     s->timer = qemu_new_timer(vm_clock, omap_gp_timer_tick, s);
481     s->match = qemu_new_timer(vm_clock, omap_gp_timer_match, s);
482     s->in = qemu_allocate_irqs(omap_gp_timer_input, s, 1)[0];
483     omap_gp_timer_reset(s);
484     omap_gp_timer_clk_setup(s);
485
486     iomemtype = l4_register_io_memory(0, omap_gp_timer_readfn,
487                     omap_gp_timer_writefn, s);
488     omap_l4_attach(ta, 0, iomemtype);
489
490     return s;
491 }
492
493 /* 32-kHz Sync Timer of the OMAP2 */
494 static uint32_t omap_synctimer_read(struct omap_synctimer_s *s) {
495     return muldiv64(qemu_get_clock(vm_clock), 0x8000, ticks_per_sec);
496 }
497
498 static void omap_synctimer_reset(struct omap_synctimer_s *s)
499 {
500     s->val = omap_synctimer_read(s);
501 }
502
503 static uint32_t omap_synctimer_readw(void *opaque, target_phys_addr_t addr)
504 {
505     struct omap_synctimer_s *s = (struct omap_synctimer_s *) opaque;
506
507     switch (addr) {
508     case 0x00:  /* 32KSYNCNT_REV */
509         return 0x21;
510
511     case 0x10:  /* CR */
512         return omap_synctimer_read(s) - s->val;
513     }
514
515     OMAP_BAD_REG(addr);
516     return 0;
517 }
518
519 static uint32_t omap_synctimer_readh(void *opaque, target_phys_addr_t addr)
520 {
521     struct omap_synctimer_s *s = (struct omap_synctimer_s *) opaque;
522     uint32_t ret;
523
524     if (addr & 2)
525         return s->readh;
526     else {
527         ret = omap_synctimer_readw(opaque, addr);
528         s->readh = ret >> 16;
529         return ret & 0xffff;
530     }
531 }
532
533 static CPUReadMemoryFunc *omap_synctimer_readfn[] = {
534     omap_badwidth_read32,
535     omap_synctimer_readh,
536     omap_synctimer_readw,
537 };
538
539 static void omap_synctimer_write(void *opaque, target_phys_addr_t addr,
540                 uint32_t value)
541 {
542     OMAP_BAD_REG(addr);
543 }
544
545 static CPUWriteMemoryFunc *omap_synctimer_writefn[] = {
546     omap_badwidth_write32,
547     omap_synctimer_write,
548     omap_synctimer_write,
549 };
550
551 void omap_synctimer_init(struct omap_target_agent_s *ta,
552                 struct omap_mpu_state_s *mpu, omap_clk fclk, omap_clk iclk)
553 {
554     struct omap_synctimer_s *s = &mpu->synctimer;
555
556     omap_synctimer_reset(s);
557     omap_l4_attach(ta, 0, l4_register_io_memory(0,
558                       omap_synctimer_readfn, omap_synctimer_writefn, s));
559 }
560
561 /* General-Purpose Interface of OMAP2 */
562 struct omap2_gpio_s {
563     qemu_irq irq[2];
564     qemu_irq wkup;
565     qemu_irq *in;
566     qemu_irq handler[32];
567
568     uint8_t config[2];
569     uint32_t inputs;
570     uint32_t outputs;
571     uint32_t dir;
572     uint32_t level[2];
573     uint32_t edge[2];
574     uint32_t mask[2];
575     uint32_t wumask;
576     uint32_t ints[2];
577     uint32_t debounce;
578     uint8_t delay;
579 };
580
581 static inline void omap_gpio_module_int_update(struct omap2_gpio_s *s,
582                 int line)
583 {
584     qemu_set_irq(s->irq[line], s->ints[line] & s->mask[line]);
585 }
586
587 static void omap_gpio_module_wake(struct omap2_gpio_s *s, int line)
588 {
589     if (!(s->config[0] & (1 << 2)))                     /* ENAWAKEUP */
590         return;
591     if (!(s->config[0] & (3 << 3)))                     /* Force Idle */
592         return;
593     if (!(s->wumask & (1 << line)))
594         return;
595
596     qemu_irq_raise(s->wkup);
597 }
598
599 static inline void omap_gpio_module_out_update(struct omap2_gpio_s *s,
600                 uint32_t diff)
601 {
602     int ln;
603
604     s->outputs ^= diff;
605     diff &= ~s->dir;
606     while ((ln = ffs(diff))) {
607         ln --;
608         qemu_set_irq(s->handler[ln], (s->outputs >> ln) & 1);
609         diff &= ~(1 << ln);
610     }
611 }
612
613 static void omap_gpio_module_level_update(struct omap2_gpio_s *s, int line)
614 {
615     s->ints[line] |= s->dir &
616             ((s->inputs & s->level[1]) | (~s->inputs & s->level[0]));
617     omap_gpio_module_int_update(s, line);
618 }
619
620 static inline void omap_gpio_module_int(struct omap2_gpio_s *s, int line)
621 {
622     s->ints[0] |= 1 << line;
623     omap_gpio_module_int_update(s, 0);
624     s->ints[1] |= 1 << line;
625     omap_gpio_module_int_update(s, 1);
626     omap_gpio_module_wake(s, line);
627 }
628
629 static void omap_gpio_module_set(void *opaque, int line, int level)
630 {
631     struct omap2_gpio_s *s = (struct omap2_gpio_s *) opaque;
632
633     if (level) {
634         if (s->dir & (1 << line) & ((~s->inputs & s->edge[0]) | s->level[1]))
635             omap_gpio_module_int(s, line);
636         s->inputs |= 1 << line;
637     } else {
638         if (s->dir & (1 << line) & ((s->inputs & s->edge[1]) | s->level[0]))
639             omap_gpio_module_int(s, line);
640         s->inputs &= ~(1 << line);
641     }
642 }
643
644 static void omap_gpio_module_reset(struct omap2_gpio_s *s)
645 {
646     s->config[0] = 0;
647     s->config[1] = 2;
648     s->ints[0] = 0;
649     s->ints[1] = 0;
650     s->mask[0] = 0;
651     s->mask[1] = 0;
652     s->wumask = 0;
653     s->dir = ~0;
654     s->level[0] = 0;
655     s->level[1] = 0;
656     s->edge[0] = 0;
657     s->edge[1] = 0;
658     s->debounce = 0;
659     s->delay = 0;
660 }
661
662 static uint32_t omap_gpio_module_read(void *opaque, target_phys_addr_t addr)
663 {
664     struct omap2_gpio_s *s = (struct omap2_gpio_s *) opaque;
665
666     switch (addr) {
667     case 0x00:  /* GPIO_REVISION */
668         return 0x18;
669
670     case 0x10:  /* GPIO_SYSCONFIG */
671         return s->config[0];
672
673     case 0x14:  /* GPIO_SYSSTATUS */
674         return 0x01;
675
676     case 0x18:  /* GPIO_IRQSTATUS1 */
677         return s->ints[0];
678
679     case 0x1c:  /* GPIO_IRQENABLE1 */
680     case 0x60:  /* GPIO_CLEARIRQENABLE1 */
681     case 0x64:  /* GPIO_SETIRQENABLE1 */
682         return s->mask[0];
683
684     case 0x20:  /* GPIO_WAKEUPENABLE */
685     case 0x80:  /* GPIO_CLEARWKUENA */
686     case 0x84:  /* GPIO_SETWKUENA */
687         return s->wumask;
688
689     case 0x28:  /* GPIO_IRQSTATUS2 */
690         return s->ints[1];
691
692     case 0x2c:  /* GPIO_IRQENABLE2 */
693     case 0x70:  /* GPIO_CLEARIRQENABLE2 */
694     case 0x74:  /* GPIO_SETIREQNEABLE2 */
695         return s->mask[1];
696
697     case 0x30:  /* GPIO_CTRL */
698         return s->config[1];
699
700     case 0x34:  /* GPIO_OE */
701         return s->dir;
702
703     case 0x38:  /* GPIO_DATAIN */
704         return s->inputs;
705
706     case 0x3c:  /* GPIO_DATAOUT */
707     case 0x90:  /* GPIO_CLEARDATAOUT */
708     case 0x94:  /* GPIO_SETDATAOUT */
709         return s->outputs;
710
711     case 0x40:  /* GPIO_LEVELDETECT0 */
712         return s->level[0];
713
714     case 0x44:  /* GPIO_LEVELDETECT1 */
715         return s->level[1];
716
717     case 0x48:  /* GPIO_RISINGDETECT */
718         return s->edge[0];
719
720     case 0x4c:  /* GPIO_FALLINGDETECT */
721         return s->edge[1];
722
723     case 0x50:  /* GPIO_DEBOUNCENABLE */
724         return s->debounce;
725
726     case 0x54:  /* GPIO_DEBOUNCINGTIME */
727         return s->delay;
728     }
729
730     OMAP_BAD_REG(addr);
731     return 0;
732 }
733
734 static void omap_gpio_module_write(void *opaque, target_phys_addr_t addr,
735                 uint32_t value)
736 {
737     struct omap2_gpio_s *s = (struct omap2_gpio_s *) opaque;
738     uint32_t diff;
739     int ln;
740
741     switch (addr) {
742     case 0x00:  /* GPIO_REVISION */
743     case 0x14:  /* GPIO_SYSSTATUS */
744     case 0x38:  /* GPIO_DATAIN */
745         OMAP_RO_REG(addr);
746         break;
747
748     case 0x10:  /* GPIO_SYSCONFIG */
749         if (((value >> 3) & 3) == 3)
750             fprintf(stderr, "%s: bad IDLEMODE value\n", __FUNCTION__);
751         if (value & 2)
752             omap_gpio_module_reset(s);
753         s->config[0] = value & 0x1d;
754         break;
755
756     case 0x18:  /* GPIO_IRQSTATUS1 */
757         if (s->ints[0] & value) {
758             s->ints[0] &= ~value;
759             omap_gpio_module_level_update(s, 0);
760         }
761         break;
762
763     case 0x1c:  /* GPIO_IRQENABLE1 */
764         s->mask[0] = value;
765         omap_gpio_module_int_update(s, 0);
766         break;
767
768     case 0x20:  /* GPIO_WAKEUPENABLE */
769         s->wumask = value;
770         break;
771
772     case 0x28:  /* GPIO_IRQSTATUS2 */
773         if (s->ints[1] & value) {
774             s->ints[1] &= ~value;
775             omap_gpio_module_level_update(s, 1);
776         }
777         break;
778
779     case 0x2c:  /* GPIO_IRQENABLE2 */
780         s->mask[1] = value;
781         omap_gpio_module_int_update(s, 1);
782         break;
783
784     case 0x30:  /* GPIO_CTRL */
785         s->config[1] = value & 7;
786         break;
787
788     case 0x34:  /* GPIO_OE */
789         diff = s->outputs & (s->dir ^ value);
790         s->dir = value;
791
792         value = s->outputs & ~s->dir;
793         while ((ln = ffs(diff))) {
794             diff &= ~(1 <<-- ln);
795             qemu_set_irq(s->handler[ln], (value >> ln) & 1);
796         }
797
798         omap_gpio_module_level_update(s, 0);
799         omap_gpio_module_level_update(s, 1);
800         break;
801
802     case 0x3c:  /* GPIO_DATAOUT */
803         omap_gpio_module_out_update(s, s->outputs ^ value);
804         break;
805
806     case 0x40:  /* GPIO_LEVELDETECT0 */
807         s->level[0] = value;
808         omap_gpio_module_level_update(s, 0);
809         omap_gpio_module_level_update(s, 1);
810         break;
811
812     case 0x44:  /* GPIO_LEVELDETECT1 */
813         s->level[1] = value;
814         omap_gpio_module_level_update(s, 0);
815         omap_gpio_module_level_update(s, 1);
816         break;
817
818     case 0x48:  /* GPIO_RISINGDETECT */
819         s->edge[0] = value;
820         break;
821
822     case 0x4c:  /* GPIO_FALLINGDETECT */
823         s->edge[1] = value;
824         break;
825
826     case 0x50:  /* GPIO_DEBOUNCENABLE */
827         s->debounce = value;
828         break;
829
830     case 0x54:  /* GPIO_DEBOUNCINGTIME */
831         s->delay = value;
832         break;
833
834     case 0x60:  /* GPIO_CLEARIRQENABLE1 */
835         s->mask[0] &= ~value;
836         omap_gpio_module_int_update(s, 0);
837         break;
838
839     case 0x64:  /* GPIO_SETIRQENABLE1 */
840         s->mask[0] |= value;
841         omap_gpio_module_int_update(s, 0);
842         break;
843
844     case 0x70:  /* GPIO_CLEARIRQENABLE2 */
845         s->mask[1] &= ~value;
846         omap_gpio_module_int_update(s, 1);
847         break;
848
849     case 0x74:  /* GPIO_SETIREQNEABLE2 */
850         s->mask[1] |= value;
851         omap_gpio_module_int_update(s, 1);
852         break;
853
854     case 0x80:  /* GPIO_CLEARWKUENA */
855         s->wumask &= ~value;
856         break;
857
858     case 0x84:  /* GPIO_SETWKUENA */
859         s->wumask |= value;
860         break;
861
862     case 0x90:  /* GPIO_CLEARDATAOUT */
863         omap_gpio_module_out_update(s, s->outputs & value);
864         break;
865
866     case 0x94:  /* GPIO_SETDATAOUT */
867         omap_gpio_module_out_update(s, ~s->outputs & value);
868         break;
869
870     default:
871         OMAP_BAD_REG(addr);
872         return;
873     }
874 }
875
876 static uint32_t omap_gpio_module_readp(void *opaque, target_phys_addr_t addr)
877 {
878     return omap_gpio_module_readp(opaque, addr) >> ((addr & 3) << 3);
879 }
880
881 static void omap_gpio_module_writep(void *opaque, target_phys_addr_t addr,
882                 uint32_t value)
883 {
884     uint32_t cur = 0;
885     uint32_t mask = 0xffff;
886
887     switch (addr & ~3) {
888     case 0x00:  /* GPIO_REVISION */
889     case 0x14:  /* GPIO_SYSSTATUS */
890     case 0x38:  /* GPIO_DATAIN */
891         OMAP_RO_REG(addr);
892         break;
893
894     case 0x10:  /* GPIO_SYSCONFIG */
895     case 0x1c:  /* GPIO_IRQENABLE1 */
896     case 0x20:  /* GPIO_WAKEUPENABLE */
897     case 0x2c:  /* GPIO_IRQENABLE2 */
898     case 0x30:  /* GPIO_CTRL */
899     case 0x34:  /* GPIO_OE */
900     case 0x3c:  /* GPIO_DATAOUT */
901     case 0x40:  /* GPIO_LEVELDETECT0 */
902     case 0x44:  /* GPIO_LEVELDETECT1 */
903     case 0x48:  /* GPIO_RISINGDETECT */
904     case 0x4c:  /* GPIO_FALLINGDETECT */
905     case 0x50:  /* GPIO_DEBOUNCENABLE */
906     case 0x54:  /* GPIO_DEBOUNCINGTIME */
907         cur = omap_gpio_module_read(opaque, addr & ~3) &
908                 ~(mask << ((addr & 3) << 3));
909
910         /* Fall through.  */
911     case 0x18:  /* GPIO_IRQSTATUS1 */
912     case 0x28:  /* GPIO_IRQSTATUS2 */
913     case 0x60:  /* GPIO_CLEARIRQENABLE1 */
914     case 0x64:  /* GPIO_SETIRQENABLE1 */
915     case 0x70:  /* GPIO_CLEARIRQENABLE2 */
916     case 0x74:  /* GPIO_SETIREQNEABLE2 */
917     case 0x80:  /* GPIO_CLEARWKUENA */
918     case 0x84:  /* GPIO_SETWKUENA */
919     case 0x90:  /* GPIO_CLEARDATAOUT */
920     case 0x94:  /* GPIO_SETDATAOUT */
921         value <<= (addr & 3) << 3;
922         omap_gpio_module_write(opaque, addr, cur | value);
923         break;
924
925     default:
926         OMAP_BAD_REG(addr);
927         return;
928     }
929 }
930
931 static CPUReadMemoryFunc *omap_gpio_module_readfn[] = {
932     omap_gpio_module_readp,
933     omap_gpio_module_readp,
934     omap_gpio_module_read,
935 };
936
937 static CPUWriteMemoryFunc *omap_gpio_module_writefn[] = {
938     omap_gpio_module_writep,
939     omap_gpio_module_writep,
940     omap_gpio_module_write,
941 };
942
943 static void omap_gpio_module_init(struct omap2_gpio_s *s,
944                 struct omap_target_agent_s *ta, int region,
945                 qemu_irq mpu, qemu_irq dsp, qemu_irq wkup,
946                 omap_clk fclk, omap_clk iclk)
947 {
948     int iomemtype;
949
950     s->irq[0] = mpu;
951     s->irq[1] = dsp;
952     s->wkup = wkup;
953     s->in = qemu_allocate_irqs(omap_gpio_module_set, s, 32);
954
955     iomemtype = l4_register_io_memory(0, omap_gpio_module_readfn,
956                     omap_gpio_module_writefn, s);
957     omap_l4_attach(ta, region, iomemtype);
958 }
959
960 struct omap_gpif_s {
961     struct omap2_gpio_s module[5];
962     int modules;
963
964     int autoidle;
965     int gpo;
966 };
967
968 static void omap_gpif_reset(struct omap_gpif_s *s)
969 {
970     int i;
971
972     for (i = 0; i < s->modules; i ++)
973         omap_gpio_module_reset(s->module + i);
974
975     s->autoidle = 0;
976     s->gpo = 0;
977 }
978
979 static uint32_t omap_gpif_top_read(void *opaque, target_phys_addr_t addr)
980 {
981     struct omap_gpif_s *s = (struct omap_gpif_s *) opaque;
982
983     switch (addr) {
984     case 0x00:  /* IPGENERICOCPSPL_REVISION */
985         return 0x18;
986
987     case 0x10:  /* IPGENERICOCPSPL_SYSCONFIG */
988         return s->autoidle;
989
990     case 0x14:  /* IPGENERICOCPSPL_SYSSTATUS */
991         return 0x01;
992
993     case 0x18:  /* IPGENERICOCPSPL_IRQSTATUS */
994         return 0x00;
995
996     case 0x40:  /* IPGENERICOCPSPL_GPO */
997         return s->gpo;
998
999     case 0x50:  /* IPGENERICOCPSPL_GPI */
1000         return 0x00;
1001     }
1002
1003     OMAP_BAD_REG(addr);
1004     return 0;
1005 }
1006
1007 static void omap_gpif_top_write(void *opaque, target_phys_addr_t addr,
1008                 uint32_t value)
1009 {
1010     struct omap_gpif_s *s = (struct omap_gpif_s *) opaque;
1011
1012     switch (addr) {
1013     case 0x00:  /* IPGENERICOCPSPL_REVISION */
1014     case 0x14:  /* IPGENERICOCPSPL_SYSSTATUS */
1015     case 0x18:  /* IPGENERICOCPSPL_IRQSTATUS */
1016     case 0x50:  /* IPGENERICOCPSPL_GPI */
1017         OMAP_RO_REG(addr);
1018         break;
1019
1020     case 0x10:  /* IPGENERICOCPSPL_SYSCONFIG */
1021         if (value & (1 << 1))                                   /* SOFTRESET */
1022             omap_gpif_reset(s);
1023         s->autoidle = value & 1;
1024         break;
1025
1026     case 0x40:  /* IPGENERICOCPSPL_GPO */
1027         s->gpo = value & 1;
1028         break;
1029
1030     default:
1031         OMAP_BAD_REG(addr);
1032         return;
1033     }
1034 }
1035
1036 static CPUReadMemoryFunc *omap_gpif_top_readfn[] = {
1037     omap_gpif_top_read,
1038     omap_gpif_top_read,
1039     omap_gpif_top_read,
1040 };
1041
1042 static CPUWriteMemoryFunc *omap_gpif_top_writefn[] = {
1043     omap_gpif_top_write,
1044     omap_gpif_top_write,
1045     omap_gpif_top_write,
1046 };
1047
1048 struct omap_gpif_s *omap2_gpio_init(struct omap_target_agent_s *ta,
1049                 qemu_irq *irq, omap_clk *fclk, omap_clk iclk, int modules)
1050 {
1051     int iomemtype, i;
1052     struct omap_gpif_s *s = (struct omap_gpif_s *)
1053             qemu_mallocz(sizeof(struct omap_gpif_s));
1054     int region[4] = { 0, 2, 4, 5 };
1055
1056     s->modules = modules;
1057     for (i = 0; i < modules; i ++)
1058         omap_gpio_module_init(s->module + i, ta, region[i],
1059                         irq[i], 0, 0, fclk[i], iclk);
1060
1061     omap_gpif_reset(s);
1062
1063     iomemtype = l4_register_io_memory(0, omap_gpif_top_readfn,
1064                     omap_gpif_top_writefn, s);
1065     omap_l4_attach(ta, 1, iomemtype);
1066
1067     return s;
1068 }
1069
1070 qemu_irq *omap2_gpio_in_get(struct omap_gpif_s *s, int start)
1071 {
1072     if (start >= s->modules * 32 || start < 0)
1073         hw_error("%s: No GPIO line %i\n", __FUNCTION__, start);
1074     return s->module[start >> 5].in + (start & 31);
1075 }
1076
1077 void omap2_gpio_out_set(struct omap_gpif_s *s, int line, qemu_irq handler)
1078 {
1079     if (line >= s->modules * 32 || line < 0)
1080         hw_error("%s: No GPIO line %i\n", __FUNCTION__, line);
1081     s->module[line >> 5].handler[line & 31] = handler;
1082 }
1083
1084 /* Multichannel SPI */
1085 struct omap_mcspi_s {
1086     qemu_irq irq;
1087     int chnum;
1088
1089     uint32_t sysconfig;
1090     uint32_t systest;
1091     uint32_t irqst;
1092     uint32_t irqen;
1093     uint32_t wken;
1094     uint32_t control;
1095
1096     struct omap_mcspi_ch_s {
1097         qemu_irq txdrq;
1098         qemu_irq rxdrq;
1099         uint32_t (*txrx)(void *opaque, uint32_t, int);
1100         void *opaque;
1101
1102         uint32_t tx;
1103         uint32_t rx;
1104
1105         uint32_t config;
1106         uint32_t status;
1107         uint32_t control;
1108     } ch[4];
1109 };
1110
1111 static inline void omap_mcspi_interrupt_update(struct omap_mcspi_s *s)
1112 {
1113     qemu_set_irq(s->irq, s->irqst & s->irqen);
1114 }
1115
1116 static inline void omap_mcspi_dmarequest_update(struct omap_mcspi_ch_s *ch)
1117 {
1118     qemu_set_irq(ch->txdrq,
1119                     (ch->control & 1) &&                /* EN */
1120                     (ch->config & (1 << 14)) &&         /* DMAW */
1121                     (ch->status & (1 << 1)) &&          /* TXS */
1122                     ((ch->config >> 12) & 3) != 1);     /* TRM */
1123     qemu_set_irq(ch->rxdrq,
1124                     (ch->control & 1) &&                /* EN */
1125                     (ch->config & (1 << 15)) &&         /* DMAW */
1126                     (ch->status & (1 << 0)) &&          /* RXS */
1127                     ((ch->config >> 12) & 3) != 2);     /* TRM */
1128 }
1129
1130 static void omap_mcspi_transfer_run(struct omap_mcspi_s *s, int chnum)
1131 {
1132     struct omap_mcspi_ch_s *ch = s->ch + chnum;
1133
1134     if (!(ch->control & 1))                             /* EN */
1135         return;
1136     if ((ch->status & (1 << 0)) &&                      /* RXS */
1137                     ((ch->config >> 12) & 3) != 2 &&    /* TRM */
1138                     !(ch->config & (1 << 19)))          /* TURBO */
1139         goto intr_update;
1140     if ((ch->status & (1 << 1)) &&                      /* TXS */
1141                     ((ch->config >> 12) & 3) != 1)      /* TRM */
1142         goto intr_update;
1143
1144     if (!(s->control & 1) ||                            /* SINGLE */
1145                     (ch->config & (1 << 20))) {         /* FORCE */
1146         if (ch->txrx)
1147             ch->rx = ch->txrx(ch->opaque, ch->tx,       /* WL */
1148                             1 + (0x1f & (ch->config >> 7)));
1149     }
1150
1151     ch->tx = 0;
1152     ch->status |= 1 << 2;                               /* EOT */
1153     ch->status |= 1 << 1;                               /* TXS */
1154     if (((ch->config >> 12) & 3) != 2)                  /* TRM */
1155         ch->status |= 1 << 0;                           /* RXS */
1156
1157 intr_update:
1158     if ((ch->status & (1 << 0)) &&                      /* RXS */
1159                     ((ch->config >> 12) & 3) != 2 &&    /* TRM */
1160                     !(ch->config & (1 << 19)))          /* TURBO */
1161         s->irqst |= 1 << (2 + 4 * chnum);               /* RX_FULL */
1162     if ((ch->status & (1 << 1)) &&                      /* TXS */
1163                     ((ch->config >> 12) & 3) != 1)      /* TRM */
1164         s->irqst |= 1 << (0 + 4 * chnum);               /* TX_EMPTY */
1165     omap_mcspi_interrupt_update(s);
1166     omap_mcspi_dmarequest_update(ch);
1167 }
1168
1169 static void omap_mcspi_reset(struct omap_mcspi_s *s)
1170 {
1171     int ch;
1172
1173     s->sysconfig = 0;
1174     s->systest = 0;
1175     s->irqst = 0;
1176     s->irqen = 0;
1177     s->wken = 0;
1178     s->control = 4;
1179
1180     for (ch = 0; ch < 4; ch ++) {
1181         s->ch[ch].config = 0x060000;
1182         s->ch[ch].status = 2;                           /* TXS */
1183         s->ch[ch].control = 0;
1184
1185         omap_mcspi_dmarequest_update(s->ch + ch);
1186     }
1187
1188     omap_mcspi_interrupt_update(s);
1189 }
1190
1191 static uint32_t omap_mcspi_read(void *opaque, target_phys_addr_t addr)
1192 {
1193     struct omap_mcspi_s *s = (struct omap_mcspi_s *) opaque;
1194     int ch = 0;
1195     uint32_t ret;
1196
1197     switch (addr) {
1198     case 0x00:  /* MCSPI_REVISION */
1199         return 0x91;
1200
1201     case 0x10:  /* MCSPI_SYSCONFIG */
1202         return s->sysconfig;
1203
1204     case 0x14:  /* MCSPI_SYSSTATUS */
1205         return 1;                                       /* RESETDONE */
1206
1207     case 0x18:  /* MCSPI_IRQSTATUS */
1208         return s->irqst;
1209
1210     case 0x1c:  /* MCSPI_IRQENABLE */
1211         return s->irqen;
1212
1213     case 0x20:  /* MCSPI_WAKEUPENABLE */
1214         return s->wken;
1215
1216     case 0x24:  /* MCSPI_SYST */
1217         return s->systest;
1218
1219     case 0x28:  /* MCSPI_MODULCTRL */
1220         return s->control;
1221
1222     case 0x68: ch ++;
1223     case 0x54: ch ++;
1224     case 0x40: ch ++;
1225     case 0x2c:  /* MCSPI_CHCONF */
1226         return s->ch[ch].config;
1227
1228     case 0x6c: ch ++;
1229     case 0x58: ch ++;
1230     case 0x44: ch ++;
1231     case 0x30:  /* MCSPI_CHSTAT */
1232         return s->ch[ch].status;
1233
1234     case 0x70: ch ++;
1235     case 0x5c: ch ++;
1236     case 0x48: ch ++;
1237     case 0x34:  /* MCSPI_CHCTRL */
1238         return s->ch[ch].control;
1239
1240     case 0x74: ch ++;
1241     case 0x60: ch ++;
1242     case 0x4c: ch ++;
1243     case 0x38:  /* MCSPI_TX */
1244         return s->ch[ch].tx;
1245
1246     case 0x78: ch ++;
1247     case 0x64: ch ++;
1248     case 0x50: ch ++;
1249     case 0x3c:  /* MCSPI_RX */
1250         s->ch[ch].status &= ~(1 << 0);                  /* RXS */
1251         ret = s->ch[ch].rx;
1252         omap_mcspi_transfer_run(s, ch);
1253         return ret;
1254     }
1255
1256     OMAP_BAD_REG(addr);
1257     return 0;
1258 }
1259
1260 static void omap_mcspi_write(void *opaque, target_phys_addr_t addr,
1261                 uint32_t value)
1262 {
1263     struct omap_mcspi_s *s = (struct omap_mcspi_s *) opaque;
1264     int ch = 0;
1265
1266     switch (addr) {
1267     case 0x00:  /* MCSPI_REVISION */
1268     case 0x14:  /* MCSPI_SYSSTATUS */
1269     case 0x30:  /* MCSPI_CHSTAT0 */
1270     case 0x3c:  /* MCSPI_RX0 */
1271     case 0x44:  /* MCSPI_CHSTAT1 */
1272     case 0x50:  /* MCSPI_RX1 */
1273     case 0x58:  /* MCSPI_CHSTAT2 */
1274     case 0x64:  /* MCSPI_RX2 */
1275     case 0x6c:  /* MCSPI_CHSTAT3 */
1276     case 0x78:  /* MCSPI_RX3 */
1277         OMAP_RO_REG(addr);
1278         return;
1279
1280     case 0x10:  /* MCSPI_SYSCONFIG */
1281         if (value & (1 << 1))                           /* SOFTRESET */
1282             omap_mcspi_reset(s);
1283         s->sysconfig = value & 0x31d;
1284         break;
1285
1286     case 0x18:  /* MCSPI_IRQSTATUS */
1287         if (!((s->control & (1 << 3)) && (s->systest & (1 << 11)))) {
1288             s->irqst &= ~value;
1289             omap_mcspi_interrupt_update(s);
1290         }
1291         break;
1292
1293     case 0x1c:  /* MCSPI_IRQENABLE */
1294         s->irqen = value & 0x1777f;
1295         omap_mcspi_interrupt_update(s);
1296         break;
1297
1298     case 0x20:  /* MCSPI_WAKEUPENABLE */
1299         s->wken = value & 1;
1300         break;
1301
1302     case 0x24:  /* MCSPI_SYST */
1303         if (s->control & (1 << 3))                      /* SYSTEM_TEST */
1304             if (value & (1 << 11)) {                    /* SSB */
1305                 s->irqst |= 0x1777f;
1306                 omap_mcspi_interrupt_update(s);
1307             }
1308         s->systest = value & 0xfff;
1309         break;
1310
1311     case 0x28:  /* MCSPI_MODULCTRL */
1312         if (value & (1 << 3))                           /* SYSTEM_TEST */
1313             if (s->systest & (1 << 11)) {               /* SSB */
1314                 s->irqst |= 0x1777f;
1315                 omap_mcspi_interrupt_update(s);
1316             }
1317         s->control = value & 0xf;
1318         break;
1319
1320     case 0x68: ch ++;
1321     case 0x54: ch ++;
1322     case 0x40: ch ++;
1323     case 0x2c:  /* MCSPI_CHCONF */
1324         if ((value ^ s->ch[ch].config) & (3 << 14))     /* DMAR | DMAW */
1325             omap_mcspi_dmarequest_update(s->ch + ch);
1326         if (((value >> 12) & 3) == 3)                   /* TRM */
1327             fprintf(stderr, "%s: invalid TRM value (3)\n", __FUNCTION__);
1328         if (((value >> 7) & 0x1f) < 3)                  /* WL */
1329             fprintf(stderr, "%s: invalid WL value (%i)\n",
1330                             __FUNCTION__, (value >> 7) & 0x1f);
1331         s->ch[ch].config = value & 0x7fffff;
1332         break;
1333
1334     case 0x70: ch ++;
1335     case 0x5c: ch ++;
1336     case 0x48: ch ++;
1337     case 0x34:  /* MCSPI_CHCTRL */
1338         if (value & ~s->ch[ch].control & 1) {           /* EN */
1339             s->ch[ch].control |= 1;
1340             omap_mcspi_transfer_run(s, ch);
1341         } else
1342             s->ch[ch].control = value & 1;
1343         break;
1344
1345     case 0x74: ch ++;
1346     case 0x60: ch ++;
1347     case 0x4c: ch ++;
1348     case 0x38:  /* MCSPI_TX */
1349         s->ch[ch].tx = value;
1350         s->ch[ch].status &= ~(1 << 1);                  /* TXS */
1351         omap_mcspi_transfer_run(s, ch);
1352         break;
1353
1354     default:
1355         OMAP_BAD_REG(addr);
1356         return;
1357     }
1358 }
1359
1360 static CPUReadMemoryFunc *omap_mcspi_readfn[] = {
1361     omap_badwidth_read32,
1362     omap_badwidth_read32,
1363     omap_mcspi_read,
1364 };
1365
1366 static CPUWriteMemoryFunc *omap_mcspi_writefn[] = {
1367     omap_badwidth_write32,
1368     omap_badwidth_write32,
1369     omap_mcspi_write,
1370 };
1371
1372 struct omap_mcspi_s *omap_mcspi_init(struct omap_target_agent_s *ta, int chnum,
1373                 qemu_irq irq, qemu_irq *drq, omap_clk fclk, omap_clk iclk)
1374 {
1375     int iomemtype;
1376     struct omap_mcspi_s *s = (struct omap_mcspi_s *)
1377             qemu_mallocz(sizeof(struct omap_mcspi_s));
1378     struct omap_mcspi_ch_s *ch = s->ch;
1379
1380     s->irq = irq;
1381     s->chnum = chnum;
1382     while (chnum --) {
1383         ch->txdrq = *drq ++;
1384         ch->rxdrq = *drq ++;
1385         ch ++;
1386     }
1387     omap_mcspi_reset(s);
1388
1389     iomemtype = l4_register_io_memory(0, omap_mcspi_readfn,
1390                     omap_mcspi_writefn, s);
1391     omap_l4_attach(ta, 0, iomemtype);
1392
1393     return s;
1394 }
1395
1396 void omap_mcspi_attach(struct omap_mcspi_s *s,
1397                 uint32_t (*txrx)(void *opaque, uint32_t, int), void *opaque,
1398                 int chipselect)
1399 {
1400     if (chipselect < 0 || chipselect >= s->chnum)
1401         hw_error("%s: Bad chipselect %i\n", __FUNCTION__, chipselect);
1402
1403     s->ch[chipselect].txrx = txrx;
1404     s->ch[chipselect].opaque = opaque;
1405 }
1406
1407 /* Enhanced Audio Controller (CODEC only) */
1408 struct omap_eac_s {
1409     qemu_irq irq;
1410
1411     uint16_t sysconfig;
1412     uint8_t config[4];
1413     uint8_t control;
1414     uint8_t address;
1415     uint16_t data;
1416     uint8_t vtol;
1417     uint8_t vtsl;
1418     uint16_t mixer;
1419     uint16_t gain[4];
1420     uint8_t att;
1421     uint16_t max[7];
1422
1423     struct {
1424         qemu_irq txdrq;
1425         qemu_irq rxdrq;
1426         uint32_t (*txrx)(void *opaque, uint32_t, int);
1427         void *opaque;
1428
1429 #define EAC_BUF_LEN 1024
1430         uint32_t rxbuf[EAC_BUF_LEN];
1431         int rxoff;
1432         int rxlen;
1433         int rxavail;
1434         uint32_t txbuf[EAC_BUF_LEN];
1435         int txlen;
1436         int txavail;
1437
1438         int enable;
1439         int rate;
1440
1441         uint16_t config[4];
1442
1443         /* These need to be moved to the actual codec */
1444         QEMUSoundCard card;
1445         SWVoiceIn *in_voice;
1446         SWVoiceOut *out_voice;
1447         int hw_enable;
1448     } codec;
1449
1450     struct {
1451         uint8_t control;
1452         uint16_t config;
1453     } modem, bt;
1454 };
1455
1456 static inline void omap_eac_interrupt_update(struct omap_eac_s *s)
1457 {
1458     qemu_set_irq(s->irq, (s->codec.config[1] >> 14) & 1);       /* AURDI */
1459 }
1460
1461 static inline void omap_eac_in_dmarequest_update(struct omap_eac_s *s)
1462 {
1463     qemu_set_irq(s->codec.rxdrq, (s->codec.rxavail || s->codec.rxlen) &&
1464                     ((s->codec.config[1] >> 12) & 1));          /* DMAREN */
1465 }
1466
1467 static inline void omap_eac_out_dmarequest_update(struct omap_eac_s *s)
1468 {
1469     qemu_set_irq(s->codec.txdrq, s->codec.txlen < s->codec.txavail &&
1470                     ((s->codec.config[1] >> 11) & 1));          /* DMAWEN */
1471 }
1472
1473 static inline void omap_eac_in_refill(struct omap_eac_s *s)
1474 {
1475     int left = MIN(EAC_BUF_LEN - s->codec.rxlen, s->codec.rxavail) << 2;
1476     int start = ((s->codec.rxoff + s->codec.rxlen) & (EAC_BUF_LEN - 1)) << 2;
1477     int leftwrap = MIN(left, (EAC_BUF_LEN << 2) - start);
1478     int recv = 1;
1479     uint8_t *buf = (uint8_t *) s->codec.rxbuf + start;
1480
1481     left -= leftwrap;
1482     start = 0;
1483     while (leftwrap && (recv = AUD_read(s->codec.in_voice, buf + start,
1484                                     leftwrap)) > 0) {   /* Be defensive */
1485         start += recv;
1486         leftwrap -= recv;
1487     }
1488     if (recv <= 0)
1489         s->codec.rxavail = 0;
1490     else
1491         s->codec.rxavail -= start >> 2;
1492     s->codec.rxlen += start >> 2;
1493
1494     if (recv > 0 && left > 0) {
1495         start = 0;
1496         while (left && (recv = AUD_read(s->codec.in_voice,
1497                                         (uint8_t *) s->codec.rxbuf + start,
1498                                         left)) > 0) {   /* Be defensive */
1499             start += recv;
1500             left -= recv;
1501         }
1502         if (recv <= 0)
1503             s->codec.rxavail = 0;
1504         else
1505             s->codec.rxavail -= start >> 2;
1506         s->codec.rxlen += start >> 2;
1507     }
1508 }
1509
1510 static inline void omap_eac_out_empty(struct omap_eac_s *s)
1511 {
1512     int left = s->codec.txlen << 2;
1513     int start = 0;
1514     int sent = 1;
1515
1516     while (left && (sent = AUD_write(s->codec.out_voice,
1517                                     (uint8_t *) s->codec.txbuf + start,
1518                                     left)) > 0) {       /* Be defensive */
1519         start += sent;
1520         left -= sent;
1521     }
1522
1523     if (!sent) {
1524         s->codec.txavail = 0;
1525         omap_eac_out_dmarequest_update(s);
1526     }
1527
1528     if (start)
1529         s->codec.txlen = 0;
1530 }
1531
1532 static void omap_eac_in_cb(void *opaque, int avail_b)
1533 {
1534     struct omap_eac_s *s = (struct omap_eac_s *) opaque;
1535
1536     s->codec.rxavail = avail_b >> 2;
1537     omap_eac_in_refill(s);
1538     /* TODO: possibly discard current buffer if overrun */
1539     omap_eac_in_dmarequest_update(s);
1540 }
1541
1542 static void omap_eac_out_cb(void *opaque, int free_b)
1543 {
1544     struct omap_eac_s *s = (struct omap_eac_s *) opaque;
1545
1546     s->codec.txavail = free_b >> 2;
1547     if (s->codec.txlen)
1548         omap_eac_out_empty(s);
1549     else
1550         omap_eac_out_dmarequest_update(s);
1551 }
1552
1553 static void omap_eac_enable_update(struct omap_eac_s *s)
1554 {
1555     s->codec.enable = !(s->codec.config[1] & 1) &&              /* EACPWD */
1556             (s->codec.config[1] & 2) &&                         /* AUDEN */
1557             s->codec.hw_enable;
1558 }
1559
1560 static const int omap_eac_fsint[4] = {
1561     8000,
1562     11025,
1563     22050,
1564     44100,
1565 };
1566
1567 static const int omap_eac_fsint2[8] = {
1568     8000,
1569     11025,
1570     22050,
1571     44100,
1572     48000,
1573     0, 0, 0,
1574 };
1575
1576 static const int omap_eac_fsint3[16] = {
1577     8000,
1578     11025,
1579     16000,
1580     22050,
1581     24000,
1582     32000,
1583     44100,
1584     48000,
1585     0, 0, 0, 0, 0, 0, 0, 0,
1586 };
1587
1588 static void omap_eac_rate_update(struct omap_eac_s *s)
1589 {
1590     int fsint[3];
1591
1592     fsint[2] = (s->codec.config[3] >> 9) & 0xf;
1593     fsint[1] = (s->codec.config[2] >> 0) & 0x7;
1594     fsint[0] = (s->codec.config[0] >> 6) & 0x3;
1595     if (fsint[2] < 0xf)
1596         s->codec.rate = omap_eac_fsint3[fsint[2]];
1597     else if (fsint[1] < 0x7)
1598         s->codec.rate = omap_eac_fsint2[fsint[1]];
1599     else
1600         s->codec.rate = omap_eac_fsint[fsint[0]];
1601 }
1602
1603 static void omap_eac_volume_update(struct omap_eac_s *s)
1604 {
1605     /* TODO */
1606 }
1607
1608 static void omap_eac_format_update(struct omap_eac_s *s)
1609 {
1610     struct audsettings fmt;
1611
1612     /* The hardware buffers at most one sample */
1613     if (s->codec.rxlen)
1614         s->codec.rxlen = 1;
1615
1616     if (s->codec.in_voice) {
1617         AUD_set_active_in(s->codec.in_voice, 0);
1618         AUD_close_in(&s->codec.card, s->codec.in_voice);
1619         s->codec.in_voice = 0;
1620     }
1621     if (s->codec.out_voice) {
1622         omap_eac_out_empty(s);
1623         AUD_set_active_out(s->codec.out_voice, 0);
1624         AUD_close_out(&s->codec.card, s->codec.out_voice);
1625         s->codec.out_voice = 0;
1626         s->codec.txavail = 0;
1627     }
1628     /* Discard what couldn't be written */
1629     s->codec.txlen = 0;
1630
1631     omap_eac_enable_update(s);
1632     if (!s->codec.enable)
1633         return;
1634
1635     omap_eac_rate_update(s);
1636     fmt.endianness = ((s->codec.config[0] >> 8) & 1);           /* LI_BI */
1637     fmt.nchannels = ((s->codec.config[0] >> 10) & 1) ? 2 : 1;   /* MN_ST */
1638     fmt.freq = s->codec.rate;
1639     /* TODO: signedness possibly depends on the CODEC hardware - or
1640      * does I2S specify it?  */
1641     /* All register writes are 16 bits so we we store 16-bit samples
1642      * in the buffers regardless of AGCFR[B8_16] value.  */
1643     fmt.fmt = AUD_FMT_U16;
1644
1645     s->codec.in_voice = AUD_open_in(&s->codec.card, s->codec.in_voice,
1646                     "eac.codec.in", s, omap_eac_in_cb, &fmt);
1647     s->codec.out_voice = AUD_open_out(&s->codec.card, s->codec.out_voice,
1648                     "eac.codec.out", s, omap_eac_out_cb, &fmt);
1649
1650     omap_eac_volume_update(s);
1651
1652     AUD_set_active_in(s->codec.in_voice, 1);
1653     AUD_set_active_out(s->codec.out_voice, 1);
1654 }
1655
1656 static void omap_eac_reset(struct omap_eac_s *s)
1657 {
1658     s->sysconfig = 0;
1659     s->config[0] = 0x0c;
1660     s->config[1] = 0x09;
1661     s->config[2] = 0xab;
1662     s->config[3] = 0x03;
1663     s->control = 0x00;
1664     s->address = 0x00;
1665     s->data = 0x0000;
1666     s->vtol = 0x00;
1667     s->vtsl = 0x00;
1668     s->mixer = 0x0000;
1669     s->gain[0] = 0xe7e7;
1670     s->gain[1] = 0x6767;
1671     s->gain[2] = 0x6767;
1672     s->gain[3] = 0x6767;
1673     s->att = 0xce;
1674     s->max[0] = 0;
1675     s->max[1] = 0;
1676     s->max[2] = 0;
1677     s->max[3] = 0;
1678     s->max[4] = 0;
1679     s->max[5] = 0;
1680     s->max[6] = 0;
1681
1682     s->modem.control = 0x00;
1683     s->modem.config = 0x0000;
1684     s->bt.control = 0x00;
1685     s->bt.config = 0x0000;
1686     s->codec.config[0] = 0x0649;
1687     s->codec.config[1] = 0x0000;
1688     s->codec.config[2] = 0x0007;
1689     s->codec.config[3] = 0x1ffc;
1690     s->codec.rxoff = 0;
1691     s->codec.rxlen = 0;
1692     s->codec.txlen = 0;
1693     s->codec.rxavail = 0;
1694     s->codec.txavail = 0;
1695
1696     omap_eac_format_update(s);
1697     omap_eac_interrupt_update(s);
1698 }
1699
1700 static uint32_t omap_eac_read(void *opaque, target_phys_addr_t addr)
1701 {
1702     struct omap_eac_s *s = (struct omap_eac_s *) opaque;
1703     uint32_t ret;
1704
1705     switch (addr) {
1706     case 0x000: /* CPCFR1 */
1707         return s->config[0];
1708     case 0x004: /* CPCFR2 */
1709         return s->config[1];
1710     case 0x008: /* CPCFR3 */
1711         return s->config[2];
1712     case 0x00c: /* CPCFR4 */
1713         return s->config[3];
1714
1715     case 0x010: /* CPTCTL */
1716         return s->control | ((s->codec.rxavail + s->codec.rxlen > 0) << 7) |
1717                 ((s->codec.txlen < s->codec.txavail) << 5);
1718
1719     case 0x014: /* CPTTADR */
1720         return s->address;
1721     case 0x018: /* CPTDATL */
1722         return s->data & 0xff;
1723     case 0x01c: /* CPTDATH */
1724         return s->data >> 8;
1725     case 0x020: /* CPTVSLL */
1726         return s->vtol;
1727     case 0x024: /* CPTVSLH */
1728         return s->vtsl | (3 << 5);      /* CRDY1 | CRDY2 */
1729     case 0x040: /* MPCTR */
1730         return s->modem.control;
1731     case 0x044: /* MPMCCFR */
1732         return s->modem.config;
1733     case 0x060: /* BPCTR */
1734         return s->bt.control;
1735     case 0x064: /* BPMCCFR */
1736         return s->bt.config;
1737     case 0x080: /* AMSCFR */
1738         return s->mixer;
1739     case 0x084: /* AMVCTR */
1740         return s->gain[0];
1741     case 0x088: /* AM1VCTR */
1742         return s->gain[1];
1743     case 0x08c: /* AM2VCTR */
1744         return s->gain[2];
1745     case 0x090: /* AM3VCTR */
1746         return s->gain[3];
1747     case 0x094: /* ASTCTR */
1748         return s->att;
1749     case 0x098: /* APD1LCR */
1750         return s->max[0];
1751     case 0x09c: /* APD1RCR */
1752         return s->max[1];
1753     case 0x0a0: /* APD2LCR */
1754         return s->max[2];
1755     case 0x0a4: /* APD2RCR */
1756         return s->max[3];
1757     case 0x0a8: /* APD3LCR */
1758         return s->max[4];
1759     case 0x0ac: /* APD3RCR */
1760         return s->max[5];
1761     case 0x0b0: /* APD4R */
1762         return s->max[6];
1763     case 0x0b4: /* ADWR */
1764         /* This should be write-only?  Docs list it as read-only.  */
1765         return 0x0000;
1766     case 0x0b8: /* ADRDR */
1767         if (likely(s->codec.rxlen > 1)) {
1768             ret = s->codec.rxbuf[s->codec.rxoff ++];
1769             s->codec.rxlen --;
1770             s->codec.rxoff &= EAC_BUF_LEN - 1;
1771             return ret;
1772         } else if (s->codec.rxlen) {
1773             ret = s->codec.rxbuf[s->codec.rxoff ++];
1774             s->codec.rxlen --;
1775             s->codec.rxoff &= EAC_BUF_LEN - 1;
1776             if (s->codec.rxavail)
1777                 omap_eac_in_refill(s);
1778             omap_eac_in_dmarequest_update(s);
1779             return ret;
1780         }
1781         return 0x0000;
1782     case 0x0bc: /* AGCFR */
1783         return s->codec.config[0];
1784     case 0x0c0: /* AGCTR */
1785         return s->codec.config[1] | ((s->codec.config[1] & 2) << 14);
1786     case 0x0c4: /* AGCFR2 */
1787         return s->codec.config[2];
1788     case 0x0c8: /* AGCFR3 */
1789         return s->codec.config[3];
1790     case 0x0cc: /* MBPDMACTR */
1791     case 0x0d0: /* MPDDMARR */
1792     case 0x0d8: /* MPUDMARR */
1793     case 0x0e4: /* BPDDMARR */
1794     case 0x0ec: /* BPUDMARR */
1795         return 0x0000;
1796
1797     case 0x100: /* VERSION_NUMBER */
1798         return 0x0010;
1799
1800     case 0x104: /* SYSCONFIG */
1801         return s->sysconfig;
1802
1803     case 0x108: /* SYSSTATUS */
1804         return 1 | 0xe;                                 /* RESETDONE | stuff */
1805     }
1806
1807     OMAP_BAD_REG(addr);
1808     return 0;
1809 }
1810
1811 static void omap_eac_write(void *opaque, target_phys_addr_t addr,
1812                 uint32_t value)
1813 {
1814     struct omap_eac_s *s = (struct omap_eac_s *) opaque;
1815
1816     switch (addr) {
1817     case 0x098: /* APD1LCR */
1818     case 0x09c: /* APD1RCR */
1819     case 0x0a0: /* APD2LCR */
1820     case 0x0a4: /* APD2RCR */
1821     case 0x0a8: /* APD3LCR */
1822     case 0x0ac: /* APD3RCR */
1823     case 0x0b0: /* APD4R */
1824     case 0x0b8: /* ADRDR */
1825     case 0x0d0: /* MPDDMARR */
1826     case 0x0d8: /* MPUDMARR */
1827     case 0x0e4: /* BPDDMARR */
1828     case 0x0ec: /* BPUDMARR */
1829     case 0x100: /* VERSION_NUMBER */
1830     case 0x108: /* SYSSTATUS */
1831         OMAP_RO_REG(addr);
1832         return;
1833
1834     case 0x000: /* CPCFR1 */
1835         s->config[0] = value & 0xff;
1836         omap_eac_format_update(s);
1837         break;
1838     case 0x004: /* CPCFR2 */
1839         s->config[1] = value & 0xff;
1840         omap_eac_format_update(s);
1841         break;
1842     case 0x008: /* CPCFR3 */
1843         s->config[2] = value & 0xff;
1844         omap_eac_format_update(s);
1845         break;
1846     case 0x00c: /* CPCFR4 */
1847         s->config[3] = value & 0xff;
1848         omap_eac_format_update(s);
1849         break;
1850
1851     case 0x010: /* CPTCTL */
1852         /* Assuming TXF and TXE bits are read-only... */
1853         s->control = value & 0x5f;
1854         omap_eac_interrupt_update(s);
1855         break;
1856
1857     case 0x014: /* CPTTADR */
1858         s->address = value & 0xff;
1859         break;
1860     case 0x018: /* CPTDATL */
1861         s->data &= 0xff00;
1862         s->data |= value & 0xff;
1863         break;
1864     case 0x01c: /* CPTDATH */
1865         s->data &= 0x00ff;
1866         s->data |= value << 8;
1867         break;
1868     case 0x020: /* CPTVSLL */
1869         s->vtol = value & 0xf8;
1870         break;
1871     case 0x024: /* CPTVSLH */
1872         s->vtsl = value & 0x9f;
1873         break;
1874     case 0x040: /* MPCTR */
1875         s->modem.control = value & 0x8f;
1876         break;
1877     case 0x044: /* MPMCCFR */
1878         s->modem.config = value & 0x7fff;
1879         break;
1880     case 0x060: /* BPCTR */
1881         s->bt.control = value & 0x8f;
1882         break;
1883     case 0x064: /* BPMCCFR */
1884         s->bt.config = value & 0x7fff;
1885         break;
1886     case 0x080: /* AMSCFR */
1887         s->mixer = value & 0x0fff;
1888         break;
1889     case 0x084: /* AMVCTR */
1890         s->gain[0] = value & 0xffff;
1891         break;
1892     case 0x088: /* AM1VCTR */
1893         s->gain[1] = value & 0xff7f;
1894         break;
1895     case 0x08c: /* AM2VCTR */
1896         s->gain[2] = value & 0xff7f;
1897         break;
1898     case 0x090: /* AM3VCTR */
1899         s->gain[3] = value & 0xff7f;
1900         break;
1901     case 0x094: /* ASTCTR */
1902         s->att = value & 0xff;
1903         break;
1904
1905     case 0x0b4: /* ADWR */
1906         s->codec.txbuf[s->codec.txlen ++] = value;
1907         if (unlikely(s->codec.txlen == EAC_BUF_LEN ||
1908                                 s->codec.txlen == s->codec.txavail)) {
1909             if (s->codec.txavail)
1910                 omap_eac_out_empty(s);
1911             /* Discard what couldn't be written */
1912             s->codec.txlen = 0;
1913         }
1914         break;
1915
1916     case 0x0bc: /* AGCFR */
1917         s->codec.config[0] = value & 0x07ff;
1918         omap_eac_format_update(s);
1919         break;
1920     case 0x0c0: /* AGCTR */
1921         s->codec.config[1] = value & 0x780f;
1922         omap_eac_format_update(s);
1923         break;
1924     case 0x0c4: /* AGCFR2 */
1925         s->codec.config[2] = value & 0x003f;
1926         omap_eac_format_update(s);
1927         break;
1928     case 0x0c8: /* AGCFR3 */
1929         s->codec.config[3] = value & 0xffff;
1930         omap_eac_format_update(s);
1931         break;
1932     case 0x0cc: /* MBPDMACTR */
1933     case 0x0d4: /* MPDDMAWR */
1934     case 0x0e0: /* MPUDMAWR */
1935     case 0x0e8: /* BPDDMAWR */
1936     case 0x0f0: /* BPUDMAWR */
1937         break;
1938
1939     case 0x104: /* SYSCONFIG */
1940         if (value & (1 << 1))                           /* SOFTRESET */
1941             omap_eac_reset(s);
1942         s->sysconfig = value & 0x31d;
1943         break;
1944
1945     default:
1946         OMAP_BAD_REG(addr);
1947         return;
1948     }
1949 }
1950
1951 static CPUReadMemoryFunc *omap_eac_readfn[] = {
1952     omap_badwidth_read16,
1953     omap_eac_read,
1954     omap_badwidth_read16,
1955 };
1956
1957 static CPUWriteMemoryFunc *omap_eac_writefn[] = {
1958     omap_badwidth_write16,
1959     omap_eac_write,
1960     omap_badwidth_write16,
1961 };
1962
1963 struct omap_eac_s *omap_eac_init(struct omap_target_agent_s *ta,
1964                 qemu_irq irq, qemu_irq *drq, omap_clk fclk, omap_clk iclk)
1965 {
1966     int iomemtype;
1967     struct omap_eac_s *s = (struct omap_eac_s *)
1968             qemu_mallocz(sizeof(struct omap_eac_s));
1969
1970     s->irq = irq;
1971     s->codec.rxdrq = *drq ++;
1972     s->codec.txdrq = *drq ++;
1973     omap_eac_reset(s);
1974
1975 #ifdef HAS_AUDIO
1976     /* TODO: do AUD_init globally for machine */
1977     AUD_register_card(AUD_init(), "OMAP EAC", &s->codec.card);
1978
1979     iomemtype = cpu_register_io_memory(0, omap_eac_readfn,
1980                     omap_eac_writefn, s);
1981     omap_l4_attach(ta, 0, iomemtype);
1982 #endif
1983
1984     return s;
1985 }
1986
1987 /* STI/XTI (emulation interface) console - reverse engineered only */
1988 struct omap_sti_s {
1989     qemu_irq irq;
1990     CharDriverState *chr;
1991
1992     uint32_t sysconfig;
1993     uint32_t systest;
1994     uint32_t irqst;
1995     uint32_t irqen;
1996     uint32_t clkcontrol;
1997     uint32_t serial_config;
1998 };
1999
2000 #define STI_TRACE_CONSOLE_CHANNEL       239
2001 #define STI_TRACE_CONTROL_CHANNEL       253
2002
2003 static inline void omap_sti_interrupt_update(struct omap_sti_s *s)
2004 {
2005     qemu_set_irq(s->irq, s->irqst & s->irqen);
2006 }
2007
2008 static void omap_sti_reset(struct omap_sti_s *s)
2009 {
2010     s->sysconfig = 0;
2011     s->irqst = 0;
2012     s->irqen = 0;
2013     s->clkcontrol = 0;
2014     s->serial_config = 0;
2015
2016     omap_sti_interrupt_update(s);
2017 }
2018
2019 static uint32_t omap_sti_read(void *opaque, target_phys_addr_t addr)
2020 {
2021     struct omap_sti_s *s = (struct omap_sti_s *) opaque;
2022
2023     switch (addr) {
2024     case 0x00:  /* STI_REVISION */
2025         return 0x10;
2026
2027     case 0x10:  /* STI_SYSCONFIG */
2028         return s->sysconfig;
2029
2030     case 0x14:  /* STI_SYSSTATUS / STI_RX_STATUS / XTI_SYSSTATUS */
2031         return 0x00;
2032
2033     case 0x18:  /* STI_IRQSTATUS */
2034         return s->irqst;
2035
2036     case 0x1c:  /* STI_IRQSETEN / STI_IRQCLREN */
2037         return s->irqen;
2038
2039     case 0x24:  /* STI_ER / STI_DR / XTI_TRACESELECT */
2040     case 0x28:  /* STI_RX_DR / XTI_RXDATA */
2041         /* TODO */
2042         return 0;
2043
2044     case 0x2c:  /* STI_CLK_CTRL / XTI_SCLKCRTL */
2045         return s->clkcontrol;
2046
2047     case 0x30:  /* STI_SERIAL_CFG / XTI_SCONFIG */
2048         return s->serial_config;
2049     }
2050
2051     OMAP_BAD_REG(addr);
2052     return 0;
2053 }
2054
2055 static void omap_sti_write(void *opaque, target_phys_addr_t addr,
2056                 uint32_t value)
2057 {
2058     struct omap_sti_s *s = (struct omap_sti_s *) opaque;
2059
2060     switch (addr) {
2061     case 0x00:  /* STI_REVISION */
2062     case 0x14:  /* STI_SYSSTATUS / STI_RX_STATUS / XTI_SYSSTATUS */
2063         OMAP_RO_REG(addr);
2064         return;
2065
2066     case 0x10:  /* STI_SYSCONFIG */
2067         if (value & (1 << 1))                           /* SOFTRESET */
2068             omap_sti_reset(s);
2069         s->sysconfig = value & 0xfe;
2070         break;
2071
2072     case 0x18:  /* STI_IRQSTATUS */
2073         s->irqst &= ~value;
2074         omap_sti_interrupt_update(s);
2075         break;
2076
2077     case 0x1c:  /* STI_IRQSETEN / STI_IRQCLREN */
2078         s->irqen = value & 0xffff;
2079         omap_sti_interrupt_update(s);
2080         break;
2081
2082     case 0x2c:  /* STI_CLK_CTRL / XTI_SCLKCRTL */
2083         s->clkcontrol = value & 0xff;
2084         break;
2085
2086     case 0x30:  /* STI_SERIAL_CFG / XTI_SCONFIG */
2087         s->serial_config = value & 0xff;
2088         break;
2089
2090     case 0x24:  /* STI_ER / STI_DR / XTI_TRACESELECT */
2091     case 0x28:  /* STI_RX_DR / XTI_RXDATA */
2092         /* TODO */
2093         return;
2094
2095     default:
2096         OMAP_BAD_REG(addr);
2097         return;
2098     }
2099 }
2100
2101 static CPUReadMemoryFunc *omap_sti_readfn[] = {
2102     omap_badwidth_read32,
2103     omap_badwidth_read32,
2104     omap_sti_read,
2105 };
2106
2107 static CPUWriteMemoryFunc *omap_sti_writefn[] = {
2108     omap_badwidth_write32,
2109     omap_badwidth_write32,
2110     omap_sti_write,
2111 };
2112
2113 static uint32_t omap_sti_fifo_read(void *opaque, target_phys_addr_t addr)
2114 {
2115     OMAP_BAD_REG(addr);
2116     return 0;
2117 }
2118
2119 static void omap_sti_fifo_write(void *opaque, target_phys_addr_t addr,
2120                 uint32_t value)
2121 {
2122     struct omap_sti_s *s = (struct omap_sti_s *) opaque;
2123     int ch = addr >> 6;
2124     uint8_t byte = value;
2125
2126     if (ch == STI_TRACE_CONTROL_CHANNEL) {
2127         /* Flush channel <i>value</i>.  */
2128         qemu_chr_write(s->chr, (const uint8_t *) "\r", 1);
2129     } else if (ch == STI_TRACE_CONSOLE_CHANNEL || 1) {
2130         if (value == 0xc0 || value == 0xc3) {
2131             /* Open channel <i>ch</i>.  */
2132         } else if (value == 0x00)
2133             qemu_chr_write(s->chr, (const uint8_t *) "\n", 1);
2134         else
2135             qemu_chr_write(s->chr, &byte, 1);
2136     }
2137 }
2138
2139 static CPUReadMemoryFunc *omap_sti_fifo_readfn[] = {
2140     omap_sti_fifo_read,
2141     omap_badwidth_read8,
2142     omap_badwidth_read8,
2143 };
2144
2145 static CPUWriteMemoryFunc *omap_sti_fifo_writefn[] = {
2146     omap_sti_fifo_write,
2147     omap_badwidth_write8,
2148     omap_badwidth_write8,
2149 };
2150
2151 static struct omap_sti_s *omap_sti_init(struct omap_target_agent_s *ta,
2152                 target_phys_addr_t channel_base, qemu_irq irq, omap_clk clk,
2153                 CharDriverState *chr)
2154 {
2155     int iomemtype;
2156     struct omap_sti_s *s = (struct omap_sti_s *)
2157             qemu_mallocz(sizeof(struct omap_sti_s));
2158
2159     s->irq = irq;
2160     omap_sti_reset(s);
2161
2162     s->chr = chr ?: qemu_chr_open("null", "null", NULL);
2163
2164     iomemtype = l4_register_io_memory(0, omap_sti_readfn,
2165                     omap_sti_writefn, s);
2166     omap_l4_attach(ta, 0, iomemtype);
2167
2168     iomemtype = cpu_register_io_memory(0, omap_sti_fifo_readfn,
2169                     omap_sti_fifo_writefn, s);
2170     cpu_register_physical_memory(channel_base, 0x10000, iomemtype);
2171
2172     return s;
2173 }
2174
2175 /* L4 Interconnect */
2176 struct omap_target_agent_s {
2177     struct omap_l4_s *bus;
2178     int regions;
2179     struct omap_l4_region_s *start;
2180     target_phys_addr_t base;
2181     uint32_t component;
2182     uint32_t control;
2183     uint32_t status;
2184 };
2185
2186 struct omap_l4_s {
2187     target_phys_addr_t base;
2188     int ta_num;
2189     struct omap_target_agent_s ta[0];
2190 };
2191
2192 #ifdef L4_MUX_HACK
2193 static int omap_l4_io_entries;
2194 static int omap_cpu_io_entry;
2195 static struct omap_l4_entry {
2196         CPUReadMemoryFunc **mem_read;
2197         CPUWriteMemoryFunc **mem_write;
2198         void *opaque;
2199 } *omap_l4_io_entry;
2200 static CPUReadMemoryFunc **omap_l4_io_readb_fn;
2201 static CPUReadMemoryFunc **omap_l4_io_readh_fn;
2202 static CPUReadMemoryFunc **omap_l4_io_readw_fn;
2203 static CPUWriteMemoryFunc **omap_l4_io_writeb_fn;
2204 static CPUWriteMemoryFunc **omap_l4_io_writeh_fn;
2205 static CPUWriteMemoryFunc **omap_l4_io_writew_fn;
2206 static void **omap_l4_io_opaque;
2207
2208 int l4_register_io_memory(int io_index, CPUReadMemoryFunc **mem_read,
2209                 CPUWriteMemoryFunc **mem_write, void *opaque)
2210 {
2211     omap_l4_io_entry[omap_l4_io_entries].mem_read = mem_read;
2212     omap_l4_io_entry[omap_l4_io_entries].mem_write = mem_write;
2213     omap_l4_io_entry[omap_l4_io_entries].opaque = opaque;
2214
2215     return omap_l4_io_entries ++;
2216 }
2217
2218 static uint32_t omap_l4_io_readb(void *opaque, target_phys_addr_t addr)
2219 {
2220     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2221
2222     return omap_l4_io_readb_fn[i](omap_l4_io_opaque[i], addr);
2223 }
2224
2225 static uint32_t omap_l4_io_readh(void *opaque, target_phys_addr_t addr)
2226 {
2227     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2228
2229     return omap_l4_io_readh_fn[i](omap_l4_io_opaque[i], addr);
2230 }
2231
2232 static uint32_t omap_l4_io_readw(void *opaque, target_phys_addr_t addr)
2233 {
2234     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2235
2236     return omap_l4_io_readw_fn[i](omap_l4_io_opaque[i], addr);
2237 }
2238
2239 static void omap_l4_io_writeb(void *opaque, target_phys_addr_t addr,
2240                 uint32_t value)
2241 {
2242     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2243
2244     return omap_l4_io_writeb_fn[i](omap_l4_io_opaque[i], addr, value);
2245 }
2246
2247 static void omap_l4_io_writeh(void *opaque, target_phys_addr_t addr,
2248                 uint32_t value)
2249 {
2250     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2251
2252     return omap_l4_io_writeh_fn[i](omap_l4_io_opaque[i], addr, value);
2253 }
2254
2255 static void omap_l4_io_writew(void *opaque, target_phys_addr_t addr,
2256                 uint32_t value)
2257 {
2258     unsigned int i = (addr - OMAP2_L4_BASE) >> TARGET_PAGE_BITS;
2259
2260     return omap_l4_io_writew_fn[i](omap_l4_io_opaque[i], addr, value);
2261 }
2262
2263 static CPUReadMemoryFunc *omap_l4_io_readfn[] = {
2264     omap_l4_io_readb,
2265     omap_l4_io_readh,
2266     omap_l4_io_readw,
2267 };
2268
2269 static CPUWriteMemoryFunc *omap_l4_io_writefn[] = {
2270     omap_l4_io_writeb,
2271     omap_l4_io_writeh,
2272     omap_l4_io_writew,
2273 };
2274 #endif
2275
2276 struct omap_l4_s *omap_l4_init(target_phys_addr_t base, int ta_num)
2277 {
2278     struct omap_l4_s *bus = qemu_mallocz(
2279                     sizeof(*bus) + ta_num * sizeof(*bus->ta));
2280
2281     bus->ta_num = ta_num;
2282     bus->base = base;
2283
2284 #ifdef L4_MUX_HACK
2285     omap_l4_io_entries = 1;
2286     omap_l4_io_entry = qemu_mallocz(125 * sizeof(*omap_l4_io_entry));
2287
2288     omap_cpu_io_entry =
2289             cpu_register_io_memory(0, omap_l4_io_readfn,
2290                             omap_l4_io_writefn, bus);
2291 # define L4_PAGES       (0xb4000 / TARGET_PAGE_SIZE)
2292     omap_l4_io_readb_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2293     omap_l4_io_readh_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2294     omap_l4_io_readw_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2295     omap_l4_io_writeb_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2296     omap_l4_io_writeh_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2297     omap_l4_io_writew_fn = qemu_mallocz(sizeof(void *) * L4_PAGES);
2298     omap_l4_io_opaque = qemu_mallocz(sizeof(void *) * L4_PAGES);
2299 #endif
2300
2301     return bus;
2302 }
2303
2304 static uint32_t omap_l4ta_read(void *opaque, target_phys_addr_t addr)
2305 {
2306     struct omap_target_agent_s *s = (struct omap_target_agent_s *) opaque;
2307
2308     switch (addr) {
2309     case 0x00:  /* COMPONENT */
2310         return s->component;
2311
2312     case 0x20:  /* AGENT_CONTROL */
2313         return s->control;
2314
2315     case 0x28:  /* AGENT_STATUS */
2316         return s->status;
2317     }
2318
2319     OMAP_BAD_REG(addr);
2320     return 0;
2321 }
2322
2323 static void omap_l4ta_write(void *opaque, target_phys_addr_t addr,
2324                 uint32_t value)
2325 {
2326     struct omap_target_agent_s *s = (struct omap_target_agent_s *) opaque;
2327
2328     switch (addr) {
2329     case 0x00:  /* COMPONENT */
2330     case 0x28:  /* AGENT_STATUS */
2331         OMAP_RO_REG(addr);
2332         break;
2333
2334     case 0x20:  /* AGENT_CONTROL */
2335         s->control = value & 0x01000700;
2336         if (value & 1)                                  /* OCP_RESET */
2337             s->status &= ~1;                            /* REQ_TIMEOUT */
2338         break;
2339
2340     default:
2341         OMAP_BAD_REG(addr);
2342     }
2343 }
2344
2345 static CPUReadMemoryFunc *omap_l4ta_readfn[] = {
2346     omap_badwidth_read16,
2347     omap_l4ta_read,
2348     omap_badwidth_read16,
2349 };
2350
2351 static CPUWriteMemoryFunc *omap_l4ta_writefn[] = {
2352     omap_badwidth_write32,
2353     omap_badwidth_write32,
2354     omap_l4ta_write,
2355 };
2356
2357 #define L4TA(n)         (n)
2358 #define L4TAO(n)        ((n) + 39)
2359
2360 static struct omap_l4_region_s {
2361     target_phys_addr_t offset;
2362     size_t size;
2363     int access;
2364 } omap_l4_region[125] = {
2365     [  1] = { 0x40800,  0x800, 32          }, /* Initiator agent */
2366     [  2] = { 0x41000, 0x1000, 32          }, /* Link agent */
2367     [  0] = { 0x40000,  0x800, 32          }, /* Address and protection */
2368     [  3] = { 0x00000, 0x1000, 32 | 16 | 8 }, /* System Control and Pinout */
2369     [  4] = { 0x01000, 0x1000, 32 | 16 | 8 }, /* L4TAO1 */
2370     [  5] = { 0x04000, 0x1000, 32 | 16     }, /* 32K Timer */
2371     [  6] = { 0x05000, 0x1000, 32 | 16 | 8 }, /* L4TAO2 */
2372     [  7] = { 0x08000,  0x800, 32          }, /* PRCM Region A */
2373     [  8] = { 0x08800,  0x800, 32          }, /* PRCM Region B */
2374     [  9] = { 0x09000, 0x1000, 32 | 16 | 8 }, /* L4TAO */
2375     [ 10] = { 0x12000, 0x1000, 32 | 16 | 8 }, /* Test (BCM) */
2376     [ 11] = { 0x13000, 0x1000, 32 | 16 | 8 }, /* L4TA1 */
2377     [ 12] = { 0x14000, 0x1000, 32          }, /* Test/emulation (TAP) */
2378     [ 13] = { 0x15000, 0x1000, 32 | 16 | 8 }, /* L4TA2 */
2379     [ 14] = { 0x18000, 0x1000, 32 | 16 | 8 }, /* GPIO1 */
2380     [ 16] = { 0x1a000, 0x1000, 32 | 16 | 8 }, /* GPIO2 */
2381     [ 18] = { 0x1c000, 0x1000, 32 | 16 | 8 }, /* GPIO3 */
2382     [ 19] = { 0x1e000, 0x1000, 32 | 16 | 8 }, /* GPIO4 */
2383     [ 15] = { 0x19000, 0x1000, 32 | 16 | 8 }, /* Quad GPIO TOP */
2384     [ 17] = { 0x1b000, 0x1000, 32 | 16 | 8 }, /* L4TA3 */
2385     [ 20] = { 0x20000, 0x1000, 32 | 16 | 8 }, /* WD Timer 1 (Secure) */
2386     [ 22] = { 0x22000, 0x1000, 32 | 16 | 8 }, /* WD Timer 2 (OMAP) */
2387     [ 21] = { 0x21000, 0x1000, 32 | 16 | 8 }, /* Dual WD timer TOP */
2388     [ 23] = { 0x23000, 0x1000, 32 | 16 | 8 }, /* L4TA4 */
2389     [ 24] = { 0x28000, 0x1000, 32 | 16 | 8 }, /* GP Timer 1 */
2390     [ 25] = { 0x29000, 0x1000, 32 | 16 | 8 }, /* L4TA7 */
2391     [ 26] = { 0x48000, 0x2000, 32 | 16 | 8 }, /* Emulation (ARM11ETB) */
2392     [ 27] = { 0x4a000, 0x1000, 32 | 16 | 8 }, /* L4TA9 */
2393     [ 28] = { 0x50000,  0x400, 32 | 16 | 8 }, /* Display top */
2394     [ 29] = { 0x50400,  0x400, 32 | 16 | 8 }, /* Display control */
2395     [ 30] = { 0x50800,  0x400, 32 | 16 | 8 }, /* Display RFBI */
2396     [ 31] = { 0x50c00,  0x400, 32 | 16 | 8 }, /* Display encoder */
2397     [ 32] = { 0x51000, 0x1000, 32 | 16 | 8 }, /* L4TA10 */
2398     [ 33] = { 0x52000,  0x400, 32 | 16 | 8 }, /* Camera top */
2399     [ 34] = { 0x52400,  0x400, 32 | 16 | 8 }, /* Camera core */
2400     [ 35] = { 0x52800,  0x400, 32 | 16 | 8 }, /* Camera DMA */
2401     [ 36] = { 0x52c00,  0x400, 32 | 16 | 8 }, /* Camera MMU */
2402     [ 37] = { 0x53000, 0x1000, 32 | 16 | 8 }, /* L4TA11 */
2403     [ 38] = { 0x56000, 0x1000, 32 | 16 | 8 }, /* sDMA */
2404     [ 39] = { 0x57000, 0x1000, 32 | 16 | 8 }, /* L4TA12 */
2405     [ 40] = { 0x58000, 0x1000, 32 | 16 | 8 }, /* SSI top */
2406     [ 41] = { 0x59000, 0x1000, 32 | 16 | 8 }, /* SSI GDD */
2407     [ 42] = { 0x5a000, 0x1000, 32 | 16 | 8 }, /* SSI Port1 */
2408     [ 43] = { 0x5b000, 0x1000, 32 | 16 | 8 }, /* SSI Port2 */
2409     [ 44] = { 0x5c000, 0x1000, 32 | 16 | 8 }, /* L4TA13 */
2410     [ 45] = { 0x5e000, 0x1000, 32 | 16 | 8 }, /* USB OTG */
2411     [ 46] = { 0x5f000, 0x1000, 32 | 16 | 8 }, /* L4TAO4 */
2412     [ 47] = { 0x60000, 0x1000, 32 | 16 | 8 }, /* Emulation (WIN_TRACER1SDRC) */
2413     [ 48] = { 0x61000, 0x1000, 32 | 16 | 8 }, /* L4TA14 */
2414     [ 49] = { 0x62000, 0x1000, 32 | 16 | 8 }, /* Emulation (WIN_TRACER2GPMC) */
2415     [ 50] = { 0x63000, 0x1000, 32 | 16 | 8 }, /* L4TA15 */
2416     [ 51] = { 0x64000, 0x1000, 32 | 16 | 8 }, /* Emulation (WIN_TRACER3OCM) */
2417     [ 52] = { 0x65000, 0x1000, 32 | 16 | 8 }, /* L4TA16 */
2418     [ 53] = { 0x66000,  0x300, 32 | 16 | 8 }, /* Emulation (WIN_TRACER4L4) */
2419     [ 54] = { 0x67000, 0x1000, 32 | 16 | 8 }, /* L4TA17 */
2420     [ 55] = { 0x68000, 0x1000, 32 | 16 | 8 }, /* Emulation (XTI) */
2421     [ 56] = { 0x69000, 0x1000, 32 | 16 | 8 }, /* L4TA18 */
2422     [ 57] = { 0x6a000, 0x1000,      16 | 8 }, /* UART1 */
2423     [ 58] = { 0x6b000, 0x1000, 32 | 16 | 8 }, /* L4TA19 */
2424     [ 59] = { 0x6c000, 0x1000,      16 | 8 }, /* UART2 */
2425     [ 60] = { 0x6d000, 0x1000, 32 | 16 | 8 }, /* L4TA20 */
2426     [ 61] = { 0x6e000, 0x1000,      16 | 8 }, /* UART3 */
2427     [ 62] = { 0x6f000, 0x1000, 32 | 16 | 8 }, /* L4TA21 */
2428     [ 63] = { 0x70000, 0x1000,      16     }, /* I2C1 */
2429     [ 64] = { 0x71000, 0x1000, 32 | 16 | 8 }, /* L4TAO5 */
2430     [ 65] = { 0x72000, 0x1000,      16     }, /* I2C2 */
2431     [ 66] = { 0x73000, 0x1000, 32 | 16 | 8 }, /* L4TAO6 */
2432     [ 67] = { 0x74000, 0x1000,      16     }, /* McBSP1 */
2433     [ 68] = { 0x75000, 0x1000, 32 | 16 | 8 }, /* L4TAO7 */
2434     [ 69] = { 0x76000, 0x1000,      16     }, /* McBSP2 */
2435     [ 70] = { 0x77000, 0x1000, 32 | 16 | 8 }, /* L4TAO8 */
2436     [ 71] = { 0x24000, 0x1000, 32 | 16 | 8 }, /* WD Timer 3 (DSP) */
2437     [ 72] = { 0x25000, 0x1000, 32 | 16 | 8 }, /* L4TA5 */
2438     [ 73] = { 0x26000, 0x1000, 32 | 16 | 8 }, /* WD Timer 4 (IVA) */
2439     [ 74] = { 0x27000, 0x1000, 32 | 16 | 8 }, /* L4TA6 */
2440     [ 75] = { 0x2a000, 0x1000, 32 | 16 | 8 }, /* GP Timer 2 */
2441     [ 76] = { 0x2b000, 0x1000, 32 | 16 | 8 }, /* L4TA8 */
2442     [ 77] = { 0x78000, 0x1000, 32 | 16 | 8 }, /* GP Timer 3 */
2443     [ 78] = { 0x79000, 0x1000, 32 | 16 | 8 }, /* L4TA22 */
2444     [ 79] = { 0x7a000, 0x1000, 32 | 16 | 8 }, /* GP Timer 4 */
2445     [ 80] = { 0x7b000, 0x1000, 32 | 16 | 8 }, /* L4TA23 */
2446     [ 81] = { 0x7c000, 0x1000, 32 | 16 | 8 }, /* GP Timer 5 */
2447     [ 82] = { 0x7d000, 0x1000, 32 | 16 | 8 }, /* L4TA24 */
2448     [ 83] = { 0x7e000, 0x1000, 32 | 16 | 8 }, /* GP Timer 6 */
2449     [ 84] = { 0x7f000, 0x1000, 32 | 16 | 8 }, /* L4TA25 */
2450     [ 85] = { 0x80000, 0x1000, 32 | 16 | 8 }, /* GP Timer 7 */
2451     [ 86] = { 0x81000, 0x1000, 32 | 16 | 8 }, /* L4TA26 */
2452     [ 87] = { 0x82000, 0x1000, 32 | 16 | 8 }, /* GP Timer 8 */
2453     [ 88] = { 0x83000, 0x1000, 32 | 16 | 8 }, /* L4TA27 */
2454     [ 89] = { 0x84000, 0x1000, 32 | 16 | 8 }, /* GP Timer 9 */
2455     [ 90] = { 0x85000, 0x1000, 32 | 16 | 8 }, /* L4TA28 */
2456     [ 91] = { 0x86000, 0x1000, 32 | 16 | 8 }, /* GP Timer 10 */
2457     [ 92] = { 0x87000, 0x1000, 32 | 16 | 8 }, /* L4TA29 */
2458     [ 93] = { 0x88000, 0x1000, 32 | 16 | 8 }, /* GP Timer 11 */
2459     [ 94] = { 0x89000, 0x1000, 32 | 16 | 8 }, /* L4TA30 */
2460     [ 95] = { 0x8a000, 0x1000, 32 | 16 | 8 }, /* GP Timer 12 */
2461     [ 96] = { 0x8b000, 0x1000, 32 | 16 | 8 }, /* L4TA31 */
2462     [ 97] = { 0x90000, 0x1000,      16     }, /* EAC */
2463     [ 98] = { 0x91000, 0x1000, 32 | 16 | 8 }, /* L4TA32 */
2464     [ 99] = { 0x92000, 0x1000,      16     }, /* FAC */
2465     [100] = { 0x93000, 0x1000, 32 | 16 | 8 }, /* L4TA33 */
2466     [101] = { 0x94000, 0x1000, 32 | 16 | 8 }, /* IPC (MAILBOX) */
2467     [102] = { 0x95000, 0x1000, 32 | 16 | 8 }, /* L4TA34 */
2468     [103] = { 0x98000, 0x1000, 32 | 16 | 8 }, /* SPI1 */
2469     [104] = { 0x99000, 0x1000, 32 | 16 | 8 }, /* L4TA35 */
2470     [105] = { 0x9a000, 0x1000, 32 | 16 | 8 }, /* SPI2 */
2471     [106] = { 0x9b000, 0x1000, 32 | 16 | 8 }, /* L4TA36 */
2472     [107] = { 0x9c000, 0x1000,      16 | 8 }, /* MMC SDIO */
2473     [108] = { 0x9d000, 0x1000, 32 | 16 | 8 }, /* L4TAO9 */
2474     [109] = { 0x9e000, 0x1000, 32 | 16 | 8 }, /* MS_PRO */
2475     [110] = { 0x9f000, 0x1000, 32 | 16 | 8 }, /* L4TAO10 */
2476     [111] = { 0xa0000, 0x1000, 32          }, /* RNG */
2477     [112] = { 0xa1000, 0x1000, 32 | 16 | 8 }, /* L4TAO11 */
2478     [113] = { 0xa2000, 0x1000, 32          }, /* DES3DES */
2479     [114] = { 0xa3000, 0x1000, 32 | 16 | 8 }, /* L4TAO12 */
2480     [115] = { 0xa4000, 0x1000, 32          }, /* SHA1MD5 */
2481     [116] = { 0xa5000, 0x1000, 32 | 16 | 8 }, /* L4TAO13 */
2482     [117] = { 0xa6000, 0x1000, 32          }, /* AES */
2483     [118] = { 0xa7000, 0x1000, 32 | 16 | 8 }, /* L4TA37 */
2484     [119] = { 0xa8000, 0x2000, 32          }, /* PKA */
2485     [120] = { 0xaa000, 0x1000, 32 | 16 | 8 }, /* L4TA38 */
2486     [121] = { 0xb0000, 0x1000, 32          }, /* MG */
2487     [122] = { 0xb1000, 0x1000, 32 | 16 | 8 },
2488     [123] = { 0xb2000, 0x1000, 32          }, /* HDQ/1-Wire */
2489     [124] = { 0xb3000, 0x1000, 32 | 16 | 8 }, /* L4TA39 */
2490 };
2491
2492 static struct omap_l4_agent_info_s {
2493     int ta;
2494     int region;
2495     int regions;
2496     int ta_region;
2497 } omap_l4_agent_info[54] = {
2498     { 0,           0, 3, 2 }, /* L4IA initiatior agent */
2499     { L4TAO(1),    3, 2, 1 }, /* Control and pinout module */
2500     { L4TAO(2),    5, 2, 1 }, /* 32K timer */
2501     { L4TAO(3),    7, 3, 2 }, /* PRCM */
2502     { L4TA(1),    10, 2, 1 }, /* BCM */
2503     { L4TA(2),    12, 2, 1 }, /* Test JTAG */
2504     { L4TA(3),    14, 6, 3 }, /* Quad GPIO */
2505     { L4TA(4),    20, 4, 3 }, /* WD timer 1/2 */
2506     { L4TA(7),    24, 2, 1 }, /* GP timer 1 */
2507     { L4TA(9),    26, 2, 1 }, /* ATM11 ETB */
2508     { L4TA(10),   28, 5, 4 }, /* Display subsystem */
2509     { L4TA(11),   33, 5, 4 }, /* Camera subsystem */
2510     { L4TA(12),   38, 2, 1 }, /* sDMA */
2511     { L4TA(13),   40, 5, 4 }, /* SSI */
2512     { L4TAO(4),   45, 2, 1 }, /* USB */
2513     { L4TA(14),   47, 2, 1 }, /* Win Tracer1 */
2514     { L4TA(15),   49, 2, 1 }, /* Win Tracer2 */
2515     { L4TA(16),   51, 2, 1 }, /* Win Tracer3 */
2516     { L4TA(17),   53, 2, 1 }, /* Win Tracer4 */
2517     { L4TA(18),   55, 2, 1 }, /* XTI */
2518     { L4TA(19),   57, 2, 1 }, /* UART1 */
2519     { L4TA(20),   59, 2, 1 }, /* UART2 */
2520     { L4TA(21),   61, 2, 1 }, /* UART3 */
2521     { L4TAO(5),   63, 2, 1 }, /* I2C1 */
2522     { L4TAO(6),   65, 2, 1 }, /* I2C2 */
2523     { L4TAO(7),   67, 2, 1 }, /* McBSP1 */
2524     { L4TAO(8),   69, 2, 1 }, /* McBSP2 */
2525     { L4TA(5),    71, 2, 1 }, /* WD Timer 3 (DSP) */
2526     { L4TA(6),    73, 2, 1 }, /* WD Timer 4 (IVA) */
2527     { L4TA(8),    75, 2, 1 }, /* GP Timer 2 */
2528     { L4TA(22),   77, 2, 1 }, /* GP Timer 3 */
2529     { L4TA(23),   79, 2, 1 }, /* GP Timer 4 */
2530     { L4TA(24),   81, 2, 1 }, /* GP Timer 5 */
2531     { L4TA(25),   83, 2, 1 }, /* GP Timer 6 */
2532     { L4TA(26),   85, 2, 1 }, /* GP Timer 7 */
2533     { L4TA(27),   87, 2, 1 }, /* GP Timer 8 */
2534     { L4TA(28),   89, 2, 1 }, /* GP Timer 9 */
2535     { L4TA(29),   91, 2, 1 }, /* GP Timer 10 */
2536     { L4TA(30),   93, 2, 1 }, /* GP Timer 11 */
2537     { L4TA(31),   95, 2, 1 }, /* GP Timer 12 */
2538     { L4TA(32),   97, 2, 1 }, /* EAC */
2539     { L4TA(33),   99, 2, 1 }, /* FAC */
2540     { L4TA(34),  101, 2, 1 }, /* IPC */
2541     { L4TA(35),  103, 2, 1 }, /* SPI1 */
2542     { L4TA(36),  105, 2, 1 }, /* SPI2 */
2543     { L4TAO(9),  107, 2, 1 }, /* MMC SDIO */
2544     { L4TAO(10), 109, 2, 1 },
2545     { L4TAO(11), 111, 2, 1 }, /* RNG */
2546     { L4TAO(12), 113, 2, 1 }, /* DES3DES */
2547     { L4TAO(13), 115, 2, 1 }, /* SHA1MD5 */
2548     { L4TA(37),  117, 2, 1 }, /* AES */
2549     { L4TA(38),  119, 2, 1 }, /* PKA */
2550     { -1,        121, 2, 1 },
2551     { L4TA(39),  123, 2, 1 }, /* HDQ/1-Wire */
2552 };
2553
2554 #define omap_l4ta(bus, cs)      omap_l4ta_get(bus, L4TA(cs))
2555 #define omap_l4tao(bus, cs)     omap_l4ta_get(bus, L4TAO(cs))
2556
2557 struct omap_target_agent_s *omap_l4ta_get(struct omap_l4_s *bus, int cs)
2558 {
2559     int i, iomemtype;
2560     struct omap_target_agent_s *ta = 0;
2561     struct omap_l4_agent_info_s *info = 0;
2562
2563     for (i = 0; i < bus->ta_num; i ++)
2564         if (omap_l4_agent_info[i].ta == cs) {
2565             ta = &bus->ta[i];
2566             info = &omap_l4_agent_info[i];
2567             break;
2568         }
2569     if (!ta) {
2570         fprintf(stderr, "%s: bad target agent (%i)\n", __FUNCTION__, cs);
2571         exit(-1);
2572     }
2573
2574     ta->bus = bus;
2575     ta->start = &omap_l4_region[info->region];
2576     ta->regions = info->regions;
2577
2578     ta->component = ('Q' << 24) | ('E' << 16) | ('M' << 8) | ('U' << 0);
2579     ta->status = 0x00000000;
2580     ta->control = 0x00000200;   /* XXX 01000200 for L4TAO */
2581
2582     iomemtype = l4_register_io_memory(0, omap_l4ta_readfn,
2583                     omap_l4ta_writefn, ta);
2584     ta->base = omap_l4_attach(ta, info->ta_region, iomemtype);
2585
2586     return ta;
2587 }
2588
2589 target_phys_addr_t omap_l4_attach(struct omap_target_agent_s *ta, int region,
2590                 int iotype)
2591 {
2592     target_phys_addr_t base;
2593     ssize_t size;
2594 #ifdef L4_MUX_HACK
2595     int i;
2596 #endif
2597
2598     if (region < 0 || region >= ta->regions) {
2599         fprintf(stderr, "%s: bad io region (%i)\n", __FUNCTION__, region);
2600         exit(-1);
2601     }
2602
2603     base = ta->bus->base + ta->start[region].offset;
2604     size = ta->start[region].size;
2605     if (iotype) {
2606 #ifndef L4_MUX_HACK
2607         cpu_register_physical_memory(base, size, iotype);
2608 #else
2609         cpu_register_physical_memory(base, size, omap_cpu_io_entry);
2610         i = (base - ta->bus->base) / TARGET_PAGE_SIZE;
2611         for (; size > 0; size -= TARGET_PAGE_SIZE, i ++) {
2612             omap_l4_io_readb_fn[i] = omap_l4_io_entry[iotype].mem_read[0];
2613             omap_l4_io_readh_fn[i] = omap_l4_io_entry[iotype].mem_read[1];
2614             omap_l4_io_readw_fn[i] = omap_l4_io_entry[iotype].mem_read[2];
2615             omap_l4_io_writeb_fn[i] = omap_l4_io_entry[iotype].mem_write[0];
2616             omap_l4_io_writeh_fn[i] = omap_l4_io_entry[iotype].mem_write[1];
2617             omap_l4_io_writew_fn[i] = omap_l4_io_entry[iotype].mem_write[2];
2618             omap_l4_io_opaque[i] = omap_l4_io_entry[iotype].opaque;
2619         }
2620 #endif
2621     }
2622
2623     return base;
2624 }
2625
2626 /* TEST-Chip-level TAP */
2627 static uint32_t omap_tap_read(void *opaque, target_phys_addr_t addr)
2628 {
2629     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *) opaque;
2630
2631     switch (addr) {
2632     case 0x204: /* IDCODE_reg */
2633         switch (s->mpu_model) {
2634         case omap2420:
2635         case omap2422:
2636         case omap2423:
2637             return 0x5b5d902f;  /* ES 2.2 */
2638         case omap2430:
2639             return 0x5b68a02f;  /* ES 2.2 */
2640         case omap3430:
2641             return 0x1b7ae02f;  /* ES 2 */
2642         default:
2643             hw_error("%s: Bad mpu model\n", __FUNCTION__);
2644         }
2645
2646     case 0x208: /* PRODUCTION_ID_reg for OMAP2 */
2647     case 0x210: /* PRODUCTION_ID_reg for OMAP3 */
2648         switch (s->mpu_model) {
2649         case omap2420:
2650             return 0x000254f0;  /* POP ESHS2.1.1 in N91/93/95, ES2 in N800 */
2651         case omap2422:
2652             return 0x000400f0;
2653         case omap2423:
2654             return 0x000800f0;
2655         case omap2430:
2656             return 0x000000f0;
2657         case omap3430:
2658             return 0x000000f0;
2659         default:
2660             hw_error("%s: Bad mpu model\n", __FUNCTION__);
2661         }
2662
2663     case 0x20c:
2664         switch (s->mpu_model) {
2665         case omap2420:
2666         case omap2422:
2667         case omap2423:
2668             return 0xcafeb5d9;  /* ES 2.2 */
2669         case omap2430:
2670             return 0xcafeb68a;  /* ES 2.2 */
2671         case omap3430:
2672             return 0xcafeb7ae;  /* ES 2 */
2673         default:
2674             hw_error("%s: Bad mpu model\n", __FUNCTION__);
2675         }
2676
2677     case 0x218: /* DIE_ID_reg */
2678         return ('Q' << 24) | ('E' << 16) | ('M' << 8) | ('U' << 0);
2679     case 0x21c: /* DIE_ID_reg */
2680         return 0x54 << 24;
2681     case 0x220: /* DIE_ID_reg */
2682         return ('Q' << 24) | ('E' << 16) | ('M' << 8) | ('U' << 0);
2683     case 0x224: /* DIE_ID_reg */
2684         return ('Q' << 24) | ('E' << 16) | ('M' << 8) | ('U' << 0);
2685     }
2686
2687     OMAP_BAD_REG(addr);
2688     return 0;
2689 }
2690
2691 static void omap_tap_write(void *opaque, target_phys_addr_t addr,
2692                 uint32_t value)
2693 {
2694     OMAP_BAD_REG(addr);
2695 }
2696
2697 static CPUReadMemoryFunc *omap_tap_readfn[] = {
2698     omap_badwidth_read32,
2699     omap_badwidth_read32,
2700     omap_tap_read,
2701 };
2702
2703 static CPUWriteMemoryFunc *omap_tap_writefn[] = {
2704     omap_badwidth_write32,
2705     omap_badwidth_write32,
2706     omap_tap_write,
2707 };
2708
2709 void omap_tap_init(struct omap_target_agent_s *ta,
2710                 struct omap_mpu_state_s *mpu)
2711 {
2712     omap_l4_attach(ta, 0, l4_register_io_memory(0,
2713                             omap_tap_readfn, omap_tap_writefn, mpu));
2714 }
2715
2716 /* Power, Reset, and Clock Management */
2717 struct omap_prcm_s {
2718     qemu_irq irq[3];
2719     struct omap_mpu_state_s *mpu;
2720
2721     uint32_t irqst[3];
2722     uint32_t irqen[3];
2723
2724     uint32_t sysconfig;
2725     uint32_t voltctrl;
2726     uint32_t scratch[20];
2727
2728     uint32_t clksrc[1];
2729     uint32_t clkout[1];
2730     uint32_t clkemul[1];
2731     uint32_t clkpol[1];
2732     uint32_t clksel[8];
2733     uint32_t clken[12];
2734     uint32_t clkctrl[4];
2735     uint32_t clkidle[7];
2736     uint32_t setuptime[2];
2737
2738     uint32_t wkup[3];
2739     uint32_t wken[3];
2740     uint32_t wkst[3];
2741     uint32_t rst[4];
2742     uint32_t rstctrl[1];
2743     uint32_t power[4];
2744     uint32_t rsttime_wkup;
2745
2746     uint32_t ev;
2747     uint32_t evtime[2];
2748
2749     int dpll_lock, apll_lock[2];
2750 };
2751
2752 static void omap_prcm_int_update(struct omap_prcm_s *s, int dom)
2753 {
2754     qemu_set_irq(s->irq[dom], s->irqst[dom] & s->irqen[dom]);
2755     /* XXX or is the mask applied before PRCM_IRQSTATUS_* ? */
2756 }
2757
2758 static uint32_t omap_prcm_read(void *opaque, target_phys_addr_t addr)
2759 {
2760     struct omap_prcm_s *s = (struct omap_prcm_s *) opaque;
2761     uint32_t ret;
2762
2763     switch (addr) {
2764     case 0x000: /* PRCM_REVISION */
2765         return 0x10;
2766
2767     case 0x010: /* PRCM_SYSCONFIG */
2768         return s->sysconfig;
2769
2770     case 0x018: /* PRCM_IRQSTATUS_MPU */
2771         return s->irqst[0];
2772
2773     case 0x01c: /* PRCM_IRQENABLE_MPU */
2774         return s->irqen[0];
2775
2776     case 0x050: /* PRCM_VOLTCTRL */
2777         return s->voltctrl;
2778     case 0x054: /* PRCM_VOLTST */
2779         return s->voltctrl & 3;
2780
2781     case 0x060: /* PRCM_CLKSRC_CTRL */
2782         return s->clksrc[0];
2783     case 0x070: /* PRCM_CLKOUT_CTRL */
2784         return s->clkout[0];
2785     case 0x078: /* PRCM_CLKEMUL_CTRL */
2786         return s->clkemul[0];
2787     case 0x080: /* PRCM_CLKCFG_CTRL */
2788     case 0x084: /* PRCM_CLKCFG_STATUS */
2789         return 0;
2790
2791     case 0x090: /* PRCM_VOLTSETUP */
2792         return s->setuptime[0];
2793
2794     case 0x094: /* PRCM_CLKSSETUP */
2795         return s->setuptime[1];
2796
2797     case 0x098: /* PRCM_POLCTRL */
2798         return s->clkpol[0];
2799
2800     case 0x0b0: /* GENERAL_PURPOSE1 */
2801     case 0x0b4: /* GENERAL_PURPOSE2 */
2802     case 0x0b8: /* GENERAL_PURPOSE3 */
2803     case 0x0bc: /* GENERAL_PURPOSE4 */
2804     case 0x0c0: /* GENERAL_PURPOSE5 */
2805     case 0x0c4: /* GENERAL_PURPOSE6 */
2806     case 0x0c8: /* GENERAL_PURPOSE7 */
2807     case 0x0cc: /* GENERAL_PURPOSE8 */
2808     case 0x0d0: /* GENERAL_PURPOSE9 */
2809     case 0x0d4: /* GENERAL_PURPOSE10 */
2810     case 0x0d8: /* GENERAL_PURPOSE11 */
2811     case 0x0dc: /* GENERAL_PURPOSE12 */
2812     case 0x0e0: /* GENERAL_PURPOSE13 */
2813     case 0x0e4: /* GENERAL_PURPOSE14 */
2814     case 0x0e8: /* GENERAL_PURPOSE15 */
2815     case 0x0ec: /* GENERAL_PURPOSE16 */
2816     case 0x0f0: /* GENERAL_PURPOSE17 */
2817     case 0x0f4: /* GENERAL_PURPOSE18 */
2818     case 0x0f8: /* GENERAL_PURPOSE19 */
2819     case 0x0fc: /* GENERAL_PURPOSE20 */
2820         return s->scratch[(addr - 0xb0) >> 2];
2821
2822     case 0x140: /* CM_CLKSEL_MPU */
2823         return s->clksel[0];
2824     case 0x148: /* CM_CLKSTCTRL_MPU */
2825         return s->clkctrl[0];
2826
2827     case 0x158: /* RM_RSTST_MPU */
2828         return s->rst[0];
2829     case 0x1c8: /* PM_WKDEP_MPU */
2830         return s->wkup[0];
2831     case 0x1d4: /* PM_EVGENCTRL_MPU */
2832         return s->ev;
2833     case 0x1d8: /* PM_EVEGENONTIM_MPU */
2834         return s->evtime[0];
2835     case 0x1dc: /* PM_EVEGENOFFTIM_MPU */
2836         return s->evtime[1];
2837     case 0x1e0: /* PM_PWSTCTRL_MPU */
2838         return s->power[0];
2839     case 0x1e4: /* PM_PWSTST_MPU */
2840         return 0;
2841
2842     case 0x200: /* CM_FCLKEN1_CORE */
2843         return s->clken[0];
2844     case 0x204: /* CM_FCLKEN2_CORE */
2845         return s->clken[1];
2846     case 0x210: /* CM_ICLKEN1_CORE */
2847         return s->clken[2];
2848     case 0x214: /* CM_ICLKEN2_CORE */
2849         return s->clken[3];
2850     case 0x21c: /* CM_ICLKEN4_CORE */
2851         return s->clken[4];
2852
2853     case 0x220: /* CM_IDLEST1_CORE */
2854         /* TODO: check the actual iclk status */
2855         return 0x7ffffff9;
2856     case 0x224: /* CM_IDLEST2_CORE */
2857         /* TODO: check the actual iclk status */
2858         return 0x00000007;
2859     case 0x22c: /* CM_IDLEST4_CORE */
2860         /* TODO: check the actual iclk status */
2861         return 0x0000001f;
2862
2863     case 0x230: /* CM_AUTOIDLE1_CORE */
2864         return s->clkidle[0];
2865     case 0x234: /* CM_AUTOIDLE2_CORE */
2866         return s->clkidle[1];
2867     case 0x238: /* CM_AUTOIDLE3_CORE */
2868         return s->clkidle[2];
2869     case 0x23c: /* CM_AUTOIDLE4_CORE */
2870         return s->clkidle[3];
2871
2872     case 0x240: /* CM_CLKSEL1_CORE */
2873         return s->clksel[1];
2874     case 0x244: /* CM_CLKSEL2_CORE */
2875         return s->clksel[2];
2876
2877     case 0x248: /* CM_CLKSTCTRL_CORE */
2878         return s->clkctrl[1];
2879
2880     case 0x2a0: /* PM_WKEN1_CORE */
2881         return s->wken[0];
2882     case 0x2a4: /* PM_WKEN2_CORE */
2883         return s->wken[1];
2884
2885     case 0x2b0: /* PM_WKST1_CORE */
2886         return s->wkst[0];
2887     case 0x2b4: /* PM_WKST2_CORE */
2888         return s->wkst[1];
2889     case 0x2c8: /* PM_WKDEP_CORE */
2890         return 0x1e;
2891
2892     case 0x2e0: /* PM_PWSTCTRL_CORE */
2893         return s->power[1];
2894     case 0x2e4: /* PM_PWSTST_CORE */
2895         return 0x000030 | (s->power[1] & 0xfc00);
2896
2897     case 0x300: /* CM_FCLKEN_GFX */
2898         return s->clken[5];
2899     case 0x310: /* CM_ICLKEN_GFX */
2900         return s->clken[6];
2901     case 0x320: /* CM_IDLEST_GFX */
2902         /* TODO: check the actual iclk status */
2903         return 0x00000001;
2904     case 0x340: /* CM_CLKSEL_GFX */
2905         return s->clksel[3];
2906     case 0x348: /* CM_CLKSTCTRL_GFX */
2907         return s->clkctrl[2];
2908     case 0x350: /* RM_RSTCTRL_GFX */
2909         return s->rstctrl[0];
2910     case 0x358: /* RM_RSTST_GFX */
2911         return s->rst[1];
2912     case 0x3c8: /* PM_WKDEP_GFX */
2913         return s->wkup[1];
2914
2915     case 0x3e0: /* PM_PWSTCTRL_GFX */
2916         return s->power[2];
2917     case 0x3e4: /* PM_PWSTST_GFX */
2918         return s->power[2] & 3;
2919
2920     case 0x400: /* CM_FCLKEN_WKUP */
2921         return s->clken[7];
2922     case 0x410: /* CM_ICLKEN_WKUP */
2923         return s->clken[8];
2924     case 0x420: /* CM_IDLEST_WKUP */
2925         /* TODO: check the actual iclk status */
2926         return 0x0000003f;
2927     case 0x430: /* CM_AUTOIDLE_WKUP */
2928         return s->clkidle[4];
2929     case 0x440: /* CM_CLKSEL_WKUP */
2930         return s->clksel[4];
2931     case 0x450: /* RM_RSTCTRL_WKUP */
2932         return 0;
2933     case 0x454: /* RM_RSTTIME_WKUP */
2934         return s->rsttime_wkup;
2935     case 0x458: /* RM_RSTST_WKUP */
2936         return s->rst[2];
2937     case 0x4a0: /* PM_WKEN_WKUP */
2938         return s->wken[2];
2939     case 0x4b0: /* PM_WKST_WKUP */
2940         return s->wkst[2];
2941
2942     case 0x500: /* CM_CLKEN_PLL */
2943         return s->clken[9];
2944     case 0x520: /* CM_IDLEST_CKGEN */
2945         ret = 0x0000070 | (s->apll_lock[0] << 9) | (s->apll_lock[1] << 8);
2946         if (!(s->clksel[6] & 3))
2947             /* Core uses 32-kHz clock */
2948             ret |= 3 << 0;
2949         else if (!s->dpll_lock)
2950             /* DPLL not locked, core uses ref_clk */
2951             ret |= 1 << 0;
2952         else
2953             /* Core uses DPLL */
2954             ret |= 2 << 0;
2955         return ret;
2956     case 0x530: /* CM_AUTOIDLE_PLL */
2957         return s->clkidle[5];
2958     case 0x540: /* CM_CLKSEL1_PLL */
2959         return s->clksel[5];
2960     case 0x544: /* CM_CLKSEL2_PLL */
2961         return s->clksel[6];
2962
2963     case 0x800: /* CM_FCLKEN_DSP */
2964         return s->clken[10];
2965     case 0x810: /* CM_ICLKEN_DSP */
2966         return s->clken[11];
2967     case 0x820: /* CM_IDLEST_DSP */
2968         /* TODO: check the actual iclk status */
2969         return 0x00000103;
2970     case 0x830: /* CM_AUTOIDLE_DSP */
2971         return s->clkidle[6];
2972     case 0x840: /* CM_CLKSEL_DSP */
2973         return s->clksel[7];
2974     case 0x848: /* CM_CLKSTCTRL_DSP */
2975         return s->clkctrl[3];
2976     case 0x850: /* RM_RSTCTRL_DSP */
2977         return 0;
2978     case 0x858: /* RM_RSTST_DSP */
2979         return s->rst[3];
2980     case 0x8c8: /* PM_WKDEP_DSP */
2981         return s->wkup[2];
2982     case 0x8e0: /* PM_PWSTCTRL_DSP */
2983         return s->power[3];
2984     case 0x8e4: /* PM_PWSTST_DSP */
2985         return 0x008030 | (s->power[3] & 0x3003);
2986
2987     case 0x8f0: /* PRCM_IRQSTATUS_DSP */
2988         return s->irqst[1];
2989     case 0x8f4: /* PRCM_IRQENABLE_DSP */
2990         return s->irqen[1];
2991
2992     case 0x8f8: /* PRCM_IRQSTATUS_IVA */
2993         return s->irqst[2];
2994     case 0x8fc: /* PRCM_IRQENABLE_IVA */
2995         return s->irqen[2];
2996     }
2997
2998     OMAP_BAD_REG(addr);
2999     return 0;
3000 }
3001
3002 static void omap_prcm_apll_update(struct omap_prcm_s *s)
3003 {
3004     int mode[2];
3005
3006     mode[0] = (s->clken[9] >> 6) & 3;
3007     s->apll_lock[0] = (mode[0] == 3);
3008     mode[1] = (s->clken[9] >> 2) & 3;
3009     s->apll_lock[1] = (mode[1] == 3);
3010     /* TODO: update clocks */
3011
3012     if (mode[0] == 1 || mode[0] == 2 || mode[1] == 1 || mode[2] == 2)
3013         fprintf(stderr, "%s: bad EN_54M_PLL or bad EN_96M_PLL\n",
3014                         __FUNCTION__);
3015 }
3016
3017 static void omap_prcm_dpll_update(struct omap_prcm_s *s)
3018 {
3019     omap_clk dpll = omap_findclk(s->mpu, "dpll");
3020     omap_clk dpll_x2 = omap_findclk(s->mpu, "dpll");
3021     omap_clk core = omap_findclk(s->mpu, "core_clk");
3022     int mode = (s->clken[9] >> 0) & 3;
3023     int mult, div;
3024
3025     mult = (s->clksel[5] >> 12) & 0x3ff;
3026     div = (s->clksel[5] >> 8) & 0xf;
3027     if (mult == 0 || mult == 1)
3028         mode = 1;       /* Bypass */
3029
3030     s->dpll_lock = 0;
3031     switch (mode) {
3032     case 0:
3033         fprintf(stderr, "%s: bad EN_DPLL\n", __FUNCTION__);
3034         break;
3035     case 1:     /* Low-power bypass mode (Default) */
3036     case 2:     /* Fast-relock bypass mode */
3037         omap_clk_setrate(dpll, 1, 1);
3038         omap_clk_setrate(dpll_x2, 1, 1);
3039         break;
3040     case 3:     /* Lock mode */
3041         s->dpll_lock = 1; /* After 20 FINT cycles (ref_clk / (div + 1)).  */
3042
3043         omap_clk_setrate(dpll, div + 1, mult);
3044         omap_clk_setrate(dpll_x2, div + 1, mult * 2);
3045         break;
3046     }
3047
3048     switch ((s->clksel[6] >> 0) & 3) {
3049     case 0:
3050         omap_clk_reparent(core, omap_findclk(s->mpu, "clk32-kHz"));
3051         break;
3052     case 1:
3053         omap_clk_reparent(core, dpll);
3054         break;
3055     case 2:
3056         /* Default */
3057         omap_clk_reparent(core, dpll_x2);
3058         break;
3059     case 3:
3060         fprintf(stderr, "%s: bad CORE_CLK_SRC\n", __FUNCTION__);
3061         break;
3062     }
3063 }
3064
3065 static void omap_prcm_write(void *opaque, target_phys_addr_t addr,
3066                 uint32_t value)
3067 {
3068     struct omap_prcm_s *s = (struct omap_prcm_s *) opaque;
3069
3070     switch (addr) {
3071     case 0x000: /* PRCM_REVISION */
3072     case 0x054: /* PRCM_VOLTST */
3073     case 0x084: /* PRCM_CLKCFG_STATUS */
3074     case 0x1e4: /* PM_PWSTST_MPU */
3075     case 0x220: /* CM_IDLEST1_CORE */
3076     case 0x224: /* CM_IDLEST2_CORE */
3077     case 0x22c: /* CM_IDLEST4_CORE */
3078     case 0x2c8: /* PM_WKDEP_CORE */
3079     case 0x2e4: /* PM_PWSTST_CORE */
3080     case 0x320: /* CM_IDLEST_GFX */
3081     case 0x3e4: /* PM_PWSTST_GFX */
3082     case 0x420: /* CM_IDLEST_WKUP */
3083     case 0x520: /* CM_IDLEST_CKGEN */
3084     case 0x820: /* CM_IDLEST_DSP */
3085     case 0x8e4: /* PM_PWSTST_DSP */
3086         OMAP_RO_REG(addr);
3087         return;
3088
3089     case 0x010: /* PRCM_SYSCONFIG */
3090         s->sysconfig = value & 1;
3091         break;
3092
3093     case 0x018: /* PRCM_IRQSTATUS_MPU */
3094         s->irqst[0] &= ~value;
3095         omap_prcm_int_update(s, 0);
3096         break;
3097     case 0x01c: /* PRCM_IRQENABLE_MPU */
3098         s->irqen[0] = value & 0x3f;
3099         omap_prcm_int_update(s, 0);
3100         break;
3101
3102     case 0x050: /* PRCM_VOLTCTRL */
3103         s->voltctrl = value & 0xf1c3;
3104         break;
3105
3106     case 0x060: /* PRCM_CLKSRC_CTRL */
3107         s->clksrc[0] = value & 0xdb;
3108         /* TODO update clocks */
3109         break;
3110
3111     case 0x070: /* PRCM_CLKOUT_CTRL */
3112         s->clkout[0] = value & 0xbbbb;
3113         /* TODO update clocks */
3114         break;
3115
3116     case 0x078: /* PRCM_CLKEMUL_CTRL */
3117         s->clkemul[0] = value & 1;
3118         /* TODO update clocks */
3119         break;
3120
3121     case 0x080: /* PRCM_CLKCFG_CTRL */
3122         break;
3123
3124     case 0x090: /* PRCM_VOLTSETUP */
3125         s->setuptime[0] = value & 0xffff;
3126         break;
3127     case 0x094: /* PRCM_CLKSSETUP */
3128         s->setuptime[1] = value & 0xffff;
3129         break;
3130
3131     case 0x098: /* PRCM_POLCTRL */
3132         s->clkpol[0] = value & 0x701;
3133         break;
3134
3135     case 0x0b0: /* GENERAL_PURPOSE1 */
3136     case 0x0b4: /* GENERAL_PURPOSE2 */
3137     case 0x0b8: /* GENERAL_PURPOSE3 */
3138     case 0x0bc: /* GENERAL_PURPOSE4 */
3139     case 0x0c0: /* GENERAL_PURPOSE5 */
3140     case 0x0c4: /* GENERAL_PURPOSE6 */
3141     case 0x0c8: /* GENERAL_PURPOSE7 */
3142     case 0x0cc: /* GENERAL_PURPOSE8 */
3143     case 0x0d0: /* GENERAL_PURPOSE9 */
3144     case 0x0d4: /* GENERAL_PURPOSE10 */
3145     case 0x0d8: /* GENERAL_PURPOSE11 */
3146     case 0x0dc: /* GENERAL_PURPOSE12 */
3147     case 0x0e0: /* GENERAL_PURPOSE13 */
3148     case 0x0e4: /* GENERAL_PURPOSE14 */
3149     case 0x0e8: /* GENERAL_PURPOSE15 */
3150     case 0x0ec: /* GENERAL_PURPOSE16 */
3151     case 0x0f0: /* GENERAL_PURPOSE17 */
3152     case 0x0f4: /* GENERAL_PURPOSE18 */
3153     case 0x0f8: /* GENERAL_PURPOSE19 */
3154     case 0x0fc: /* GENERAL_PURPOSE20 */
3155         s->scratch[(addr - 0xb0) >> 2] = value;
3156         break;
3157
3158     case 0x140: /* CM_CLKSEL_MPU */
3159         s->clksel[0] = value & 0x1f;
3160         /* TODO update clocks */
3161         break;
3162     case 0x148: /* CM_CLKSTCTRL_MPU */
3163         s->clkctrl[0] = value & 0x1f;
3164         break;
3165
3166     case 0x158: /* RM_RSTST_MPU */
3167         s->rst[0] &= ~value;
3168         break;
3169     case 0x1c8: /* PM_WKDEP_MPU */
3170         s->wkup[0] = value & 0x15;
3171         break;
3172
3173     case 0x1d4: /* PM_EVGENCTRL_MPU */
3174         s->ev = value & 0x1f;
3175         break;
3176     case 0x1d8: /* PM_EVEGENONTIM_MPU */
3177         s->evtime[0] = value;
3178         break;
3179     case 0x1dc: /* PM_EVEGENOFFTIM_MPU */
3180         s->evtime[1] = value;
3181         break;
3182
3183     case 0x1e0: /* PM_PWSTCTRL_MPU */
3184         s->power[0] = value & 0xc0f;
3185         break;
3186
3187     case 0x200: /* CM_FCLKEN1_CORE */
3188         s->clken[0] = value & 0xbfffffff;
3189         /* TODO update clocks */
3190         /* The EN_EAC bit only gets/puts func_96m_clk.  */
3191         break;
3192     case 0x204: /* CM_FCLKEN2_CORE */
3193         s->clken[1] = value & 0x00000007;
3194         /* TODO update clocks */
3195         break;
3196     case 0x210: /* CM_ICLKEN1_CORE */
3197         s->clken[2] = value & 0xfffffff9;
3198         /* TODO update clocks */
3199         /* The EN_EAC bit only gets/puts core_l4_iclk.  */
3200         break;
3201     case 0x214: /* CM_ICLKEN2_CORE */
3202         s->clken[3] = value & 0x00000007;
3203         /* TODO update clocks */
3204         break;
3205     case 0x21c: /* CM_ICLKEN4_CORE */
3206         s->clken[4] = value & 0x0000001f;
3207         /* TODO update clocks */
3208         break;
3209
3210     case 0x230: /* CM_AUTOIDLE1_CORE */
3211         s->clkidle[0] = value & 0xfffffff9;
3212         /* TODO update clocks */
3213         break;
3214     case 0x234: /* CM_AUTOIDLE2_CORE */
3215         s->clkidle[1] = value & 0x00000007;
3216         /* TODO update clocks */
3217         break;
3218     case 0x238: /* CM_AUTOIDLE3_CORE */
3219         s->clkidle[2] = value & 0x00000007;
3220         /* TODO update clocks */
3221         break;
3222     case 0x23c: /* CM_AUTOIDLE4_CORE */
3223         s->clkidle[3] = value & 0x0000001f;
3224         /* TODO update clocks */
3225         break;
3226
3227     case 0x240: /* CM_CLKSEL1_CORE */
3228         s->clksel[1] = value & 0x0fffbf7f;
3229         /* TODO update clocks */
3230         break;
3231
3232     case 0x244: /* CM_CLKSEL2_CORE */
3233         s->clksel[2] = value & 0x00fffffc;
3234         /* TODO update clocks */
3235         break;
3236
3237     case 0x248: /* CM_CLKSTCTRL_CORE */
3238         s->clkctrl[1] = value & 0x7;
3239         break;
3240
3241     case 0x2a0: /* PM_WKEN1_CORE */
3242         s->wken[0] = value & 0x04667ff8;
3243         break;
3244     case 0x2a4: /* PM_WKEN2_CORE */
3245         s->wken[1] = value & 0x00000005;
3246         break;
3247
3248     case 0x2b0: /* PM_WKST1_CORE */
3249         s->wkst[0] &= ~value;
3250         break;
3251     case 0x2b4: /* PM_WKST2_CORE */
3252         s->wkst[1] &= ~value;
3253         break;
3254
3255     case 0x2e0: /* PM_PWSTCTRL_CORE */
3256         s->power[1] = (value & 0x00fc3f) | (1 << 2);
3257         break;
3258
3259     case 0x300: /* CM_FCLKEN_GFX */
3260         s->clken[5] = value & 6;
3261         /* TODO update clocks */
3262         break;
3263     case 0x310: /* CM_ICLKEN_GFX */
3264         s->clken[6] = value & 1;
3265         /* TODO update clocks */
3266         break;
3267     case 0x340: /* CM_CLKSEL_GFX */
3268         s->clksel[3] = value & 7;
3269         /* TODO update clocks */
3270         break;
3271     case 0x348: /* CM_CLKSTCTRL_GFX */
3272         s->clkctrl[2] = value & 1;
3273         break;
3274     case 0x350: /* RM_RSTCTRL_GFX */
3275         s->rstctrl[0] = value & 1;
3276         /* TODO: reset */
3277         break;
3278     case 0x358: /* RM_RSTST_GFX */
3279         s->rst[1] &= ~value;
3280         break;
3281     case 0x3c8: /* PM_WKDEP_GFX */
3282         s->wkup[1] = value & 0x13;
3283         break;
3284     case 0x3e0: /* PM_PWSTCTRL_GFX */
3285         s->power[2] = (value & 0x00c0f) | (3 << 2);
3286         break;
3287
3288     case 0x400: /* CM_FCLKEN_WKUP */
3289         s->clken[7] = value & 0xd;
3290         /* TODO update clocks */
3291         break;
3292     case 0x410: /* CM_ICLKEN_WKUP */
3293         s->clken[8] = value & 0x3f;
3294         /* TODO update clocks */
3295         break;
3296     case 0x430: /* CM_AUTOIDLE_WKUP */
3297         s->clkidle[4] = value & 0x0000003f;
3298         /* TODO update clocks */
3299         break;
3300     case 0x440: /* CM_CLKSEL_WKUP */
3301         s->clksel[4] = value & 3;
3302         /* TODO update clocks */
3303         break;
3304     case 0x450: /* RM_RSTCTRL_WKUP */
3305         /* TODO: reset */
3306         if (value & 2)
3307             qemu_system_reset_request();
3308         break;
3309     case 0x454: /* RM_RSTTIME_WKUP */
3310         s->rsttime_wkup = value & 0x1fff;
3311         break;
3312     case 0x458: /* RM_RSTST_WKUP */
3313         s->rst[2] &= ~value;
3314         break;
3315     case 0x4a0: /* PM_WKEN_WKUP */
3316         s->wken[2] = value & 0x00000005;
3317         break;
3318     case 0x4b0: /* PM_WKST_WKUP */
3319         s->wkst[2] &= ~value;
3320         break;
3321
3322     case 0x500: /* CM_CLKEN_PLL */
3323         if (value & 0xffffff30)
3324             fprintf(stderr, "%s: write 0s in CM_CLKEN_PLL for "
3325                             "future compatiblity\n", __FUNCTION__);
3326         if ((s->clken[9] ^ value) & 0xcc) {
3327             s->clken[9] &= ~0xcc;
3328             s->clken[9] |= value & 0xcc;
3329             omap_prcm_apll_update(s);
3330         }
3331         if ((s->clken[9] ^ value) & 3) {
3332             s->clken[9] &= ~3;
3333             s->clken[9] |= value & 3;
3334             omap_prcm_dpll_update(s);
3335         }
3336         break;
3337     case 0x530: /* CM_AUTOIDLE_PLL */
3338         s->clkidle[5] = value & 0x000000cf;
3339         /* TODO update clocks */
3340         break;
3341     case 0x540: /* CM_CLKSEL1_PLL */
3342         if (value & 0xfc4000d7)
3343             fprintf(stderr, "%s: write 0s in CM_CLKSEL1_PLL for "
3344                             "future compatiblity\n", __FUNCTION__);
3345         if ((s->clksel[5] ^ value) & 0x003fff00) {
3346             s->clksel[5] = value & 0x03bfff28;
3347             omap_prcm_dpll_update(s);
3348         }
3349         /* TODO update the other clocks */
3350
3351         s->clksel[5] = value & 0x03bfff28;
3352         break;
3353     case 0x544: /* CM_CLKSEL2_PLL */
3354         if (value & ~3)
3355             fprintf(stderr, "%s: write 0s in CM_CLKSEL2_PLL[31:2] for "
3356                             "future compatiblity\n", __FUNCTION__);
3357         if (s->clksel[6] != (value & 3)) {
3358             s->clksel[6] = value & 3;
3359             omap_prcm_dpll_update(s);
3360         }
3361         break;
3362
3363     case 0x800: /* CM_FCLKEN_DSP */
3364         s->clken[10] = value & 0x501;
3365         /* TODO update clocks */
3366         break;
3367     case 0x810: /* CM_ICLKEN_DSP */
3368         s->clken[11] = value & 0x2;
3369         /* TODO update clocks */
3370         break;
3371     case 0x830: /* CM_AUTOIDLE_DSP */
3372         s->clkidle[6] = value & 0x2;
3373         /* TODO update clocks */
3374         break;
3375     case 0x840: /* CM_CLKSEL_DSP */
3376         s->clksel[7] = value & 0x3fff;
3377         /* TODO update clocks */
3378         break;
3379     case 0x848: /* CM_CLKSTCTRL_DSP */
3380         s->clkctrl[3] = value & 0x101;
3381         break;
3382     case 0x850: /* RM_RSTCTRL_DSP */
3383         /* TODO: reset */
3384         break;
3385     case 0x858: /* RM_RSTST_DSP */
3386         s->rst[3] &= ~value;
3387         break;
3388     case 0x8c8: /* PM_WKDEP_DSP */
3389         s->wkup[2] = value & 0x13;
3390         break;
3391     case 0x8e0: /* PM_PWSTCTRL_DSP */
3392         s->power[3] = (value & 0x03017) | (3 << 2);
3393         break;
3394
3395     case 0x8f0: /* PRCM_IRQSTATUS_DSP */
3396         s->irqst[1] &= ~value;
3397         omap_prcm_int_update(s, 1);
3398         break;
3399     case 0x8f4: /* PRCM_IRQENABLE_DSP */
3400         s->irqen[1] = value & 0x7;
3401         omap_prcm_int_update(s, 1);
3402         break;
3403
3404     case 0x8f8: /* PRCM_IRQSTATUS_IVA */
3405         s->irqst[2] &= ~value;
3406         omap_prcm_int_update(s, 2);
3407         break;
3408     case 0x8fc: /* PRCM_IRQENABLE_IVA */
3409         s->irqen[2] = value & 0x7;
3410         omap_prcm_int_update(s, 2);
3411         break;
3412
3413     default:
3414         OMAP_BAD_REG(addr);
3415         return;
3416     }
3417 }
3418
3419 static CPUReadMemoryFunc *omap_prcm_readfn[] = {
3420     omap_badwidth_read32,
3421     omap_badwidth_read32,
3422     omap_prcm_read,
3423 };
3424
3425 static CPUWriteMemoryFunc *omap_prcm_writefn[] = {
3426     omap_badwidth_write32,
3427     omap_badwidth_write32,
3428     omap_prcm_write,
3429 };
3430
3431 static void omap_prcm_reset(struct omap_prcm_s *s)
3432 {
3433     s->sysconfig = 0;
3434     s->irqst[0] = 0;
3435     s->irqst[1] = 0;
3436     s->irqst[2] = 0;
3437     s->irqen[0] = 0;
3438     s->irqen[1] = 0;
3439     s->irqen[2] = 0;
3440     s->voltctrl = 0x1040;
3441     s->ev = 0x14;
3442     s->evtime[0] = 0;
3443     s->evtime[1] = 0;
3444     s->clkctrl[0] = 0;
3445     s->clkctrl[1] = 0;
3446     s->clkctrl[2] = 0;
3447     s->clkctrl[3] = 0;
3448     s->clken[1] = 7;
3449     s->clken[3] = 7;
3450     s->clken[4] = 0;
3451     s->clken[5] = 0;
3452     s->clken[6] = 0;
3453     s->clken[7] = 0xc;
3454     s->clken[8] = 0x3e;
3455     s->clken[9] = 0x0d;
3456     s->clken[10] = 0;
3457     s->clken[11] = 0;
3458     s->clkidle[0] = 0;
3459     s->clkidle[2] = 7;
3460     s->clkidle[3] = 0;
3461     s->clkidle[4] = 0;
3462     s->clkidle[5] = 0x0c;
3463     s->clkidle[6] = 0;
3464     s->clksel[0] = 0x01;
3465     s->clksel[1] = 0x02100121;
3466     s->clksel[2] = 0x00000000;
3467     s->clksel[3] = 0x01;
3468     s->clksel[4] = 0;
3469     s->clksel[7] = 0x0121;
3470     s->wkup[0] = 0x15;
3471     s->wkup[1] = 0x13;
3472     s->wkup[2] = 0x13;
3473     s->wken[0] = 0x04667ff8;
3474     s->wken[1] = 0x00000005;
3475     s->wken[2] = 5;
3476     s->wkst[0] = 0;
3477     s->wkst[1] = 0;
3478     s->wkst[2] = 0;
3479     s->power[0] = 0x00c;
3480     s->power[1] = 4;
3481     s->power[2] = 0x0000c;
3482     s->power[3] = 0x14;
3483     s->rstctrl[0] = 1;
3484     s->rst[3] = 1;
3485     omap_prcm_apll_update(s);
3486     omap_prcm_dpll_update(s);
3487 }
3488
3489 static void omap_prcm_coldreset(struct omap_prcm_s *s)
3490 {
3491     s->setuptime[0] = 0;
3492     s->setuptime[1] = 0;
3493     memset(&s->scratch, 0, sizeof(s->scratch));
3494     s->rst[0] = 0x01;
3495     s->rst[1] = 0x00;
3496     s->rst[2] = 0x01;
3497     s->clken[0] = 0;
3498     s->clken[2] = 0;
3499     s->clkidle[1] = 0;
3500     s->clksel[5] = 0;
3501     s->clksel[6] = 2;
3502     s->clksrc[0] = 0x43;
3503     s->clkout[0] = 0x0303;
3504     s->clkemul[0] = 0;
3505     s->clkpol[0] = 0x100;
3506     s->rsttime_wkup = 0x1002;
3507
3508     omap_prcm_reset(s);
3509 }
3510
3511 struct omap_prcm_s *omap_prcm_init(struct omap_target_agent_s *ta,
3512                 qemu_irq mpu_int, qemu_irq dsp_int, qemu_irq iva_int,
3513                 struct omap_mpu_state_s *mpu)
3514 {
3515     int iomemtype;
3516     struct omap_prcm_s *s = (struct omap_prcm_s *)
3517             qemu_mallocz(sizeof(struct omap_prcm_s));
3518
3519     s->irq[0] = mpu_int;
3520     s->irq[1] = dsp_int;
3521     s->irq[2] = iva_int;
3522     s->mpu = mpu;
3523     omap_prcm_coldreset(s);
3524
3525     iomemtype = l4_register_io_memory(0, omap_prcm_readfn,
3526                     omap_prcm_writefn, s);
3527     omap_l4_attach(ta, 0, iomemtype);
3528     omap_l4_attach(ta, 1, iomemtype);
3529
3530     return s;
3531 }
3532
3533 /* System and Pinout control */
3534 struct omap_sysctl_s {
3535     struct omap_mpu_state_s *mpu;
3536
3537     uint32_t sysconfig;
3538     uint32_t devconfig;
3539     uint32_t psaconfig;
3540     uint32_t padconf[0x45];
3541     uint8_t obs;
3542     uint32_t msuspendmux[5];
3543 };
3544
3545 static uint32_t omap_sysctl_read8(void *opaque, target_phys_addr_t addr)
3546 {
3547
3548     struct omap_sysctl_s *s = (struct omap_sysctl_s *) opaque;
3549     int pad_offset, byte_offset;
3550     int value;
3551
3552     switch (addr) {
3553     case 0x030 ... 0x140:       /* CONTROL_PADCONF - only used in the POP */
3554         pad_offset = (addr - 0x30) >> 2;
3555         byte_offset = (addr - 0x30) & (4 - 1);
3556
3557         value = s->padconf[pad_offset];
3558         value = (value >> (byte_offset * 8)) & 0xff;
3559
3560         return value;
3561
3562     default:
3563         break;
3564     }
3565
3566     OMAP_BAD_REG(addr);
3567     return 0;
3568 }
3569
3570 static uint32_t omap_sysctl_read(void *opaque, target_phys_addr_t addr)
3571 {
3572     struct omap_sysctl_s *s = (struct omap_sysctl_s *) opaque;
3573
3574     switch (addr) {
3575     case 0x000: /* CONTROL_REVISION */
3576         return 0x20;
3577
3578     case 0x010: /* CONTROL_SYSCONFIG */
3579         return s->sysconfig;
3580
3581     case 0x030 ... 0x140:       /* CONTROL_PADCONF - only used in the POP */
3582         return s->padconf[(addr - 0x30) >> 2];
3583
3584     case 0x270: /* CONTROL_DEBOBS */
3585         return s->obs;
3586
3587     case 0x274: /* CONTROL_DEVCONF */
3588         return s->devconfig;
3589
3590     case 0x28c: /* CONTROL_EMU_SUPPORT */
3591         return 0;
3592
3593     case 0x290: /* CONTROL_MSUSPENDMUX_0 */
3594         return s->msuspendmux[0];
3595     case 0x294: /* CONTROL_MSUSPENDMUX_1 */
3596         return s->msuspendmux[1];
3597     case 0x298: /* CONTROL_MSUSPENDMUX_2 */
3598         return s->msuspendmux[2];
3599     case 0x29c: /* CONTROL_MSUSPENDMUX_3 */
3600         return s->msuspendmux[3];
3601     case 0x2a0: /* CONTROL_MSUSPENDMUX_4 */
3602         return s->msuspendmux[4];
3603     case 0x2a4: /* CONTROL_MSUSPENDMUX_5 */
3604         return 0;
3605
3606     case 0x2b8: /* CONTROL_PSA_CTRL */
3607         return s->psaconfig;
3608     case 0x2bc: /* CONTROL_PSA_CMD */
3609     case 0x2c0: /* CONTROL_PSA_VALUE */
3610         return 0;
3611
3612     case 0x2b0: /* CONTROL_SEC_CTRL */
3613         return 0x800000f1;
3614     case 0x2d0: /* CONTROL_SEC_EMU */
3615         return 0x80000015;
3616     case 0x2d4: /* CONTROL_SEC_TAP */
3617         return 0x8000007f;
3618     case 0x2b4: /* CONTROL_SEC_TEST */
3619     case 0x2f0: /* CONTROL_SEC_STATUS */
3620     case 0x2f4: /* CONTROL_SEC_ERR_STATUS */
3621         /* Secure mode is not present on general-pusrpose device.  Outside
3622          * secure mode these values cannot be read or written.  */
3623         return 0;
3624
3625     case 0x2d8: /* CONTROL_OCM_RAM_PERM */
3626         return 0xff;
3627     case 0x2dc: /* CONTROL_OCM_PUB_RAM_ADD */
3628     case 0x2e0: /* CONTROL_EXT_SEC_RAM_START_ADD */
3629     case 0x2e4: /* CONTROL_EXT_SEC_RAM_STOP_ADD */
3630         /* No secure mode so no Extended Secure RAM present.  */
3631         return 0;
3632
3633     case 0x2f8: /* CONTROL_STATUS */
3634         /* Device Type => General-purpose */
3635         return 0x0300;
3636     case 0x2fc: /* CONTROL_GENERAL_PURPOSE_STATUS */
3637
3638     case 0x300: /* CONTROL_RPUB_KEY_H_0 */
3639     case 0x304: /* CONTROL_RPUB_KEY_H_1 */
3640     case 0x308: /* CONTROL_RPUB_KEY_H_2 */
3641     case 0x30c: /* CONTROL_RPUB_KEY_H_3 */
3642         return 0xdecafbad;
3643
3644     case 0x310: /* CONTROL_RAND_KEY_0 */
3645     case 0x314: /* CONTROL_RAND_KEY_1 */
3646     case 0x318: /* CONTROL_RAND_KEY_2 */
3647     case 0x31c: /* CONTROL_RAND_KEY_3 */
3648     case 0x320: /* CONTROL_CUST_KEY_0 */
3649     case 0x324: /* CONTROL_CUST_KEY_1 */
3650     case 0x330: /* CONTROL_TEST_KEY_0 */
3651     case 0x334: /* CONTROL_TEST_KEY_1 */
3652     case 0x338: /* CONTROL_TEST_KEY_2 */
3653     case 0x33c: /* CONTROL_TEST_KEY_3 */
3654     case 0x340: /* CONTROL_TEST_KEY_4 */
3655     case 0x344: /* CONTROL_TEST_KEY_5 */
3656     case 0x348: /* CONTROL_TEST_KEY_6 */
3657     case 0x34c: /* CONTROL_TEST_KEY_7 */
3658     case 0x350: /* CONTROL_TEST_KEY_8 */
3659     case 0x354: /* CONTROL_TEST_KEY_9 */
3660         /* Can only be accessed in secure mode and when C_FieldAccEnable
3661          * bit is set in CONTROL_SEC_CTRL.
3662          * TODO: otherwise an interconnect access error is generated.  */
3663         return 0;
3664     }
3665
3666     OMAP_BAD_REG(addr);
3667     return 0;
3668 }
3669
3670 static void omap_sysctl_write8(void *opaque, target_phys_addr_t addr,
3671                 uint32_t value)
3672 {
3673     struct omap_sysctl_s *s = (struct omap_sysctl_s *) opaque;
3674     int pad_offset, byte_offset;
3675     int prev_value;
3676
3677     switch (addr) {
3678     case 0x030 ... 0x140:       /* CONTROL_PADCONF - only used in the POP */
3679         pad_offset = (addr - 0x30) >> 2;
3680         byte_offset = (addr - 0x30) & (4 - 1);
3681
3682         prev_value = s->padconf[pad_offset];
3683         prev_value &= ~(0xff << (byte_offset * 8));
3684         prev_value |= ((value & 0x1f1f1f1f) << (byte_offset * 8)) & 0x1f1f1f1f;
3685         s->padconf[pad_offset] = prev_value;
3686         break;
3687
3688     default:
3689         OMAP_BAD_REG(addr);
3690         break;
3691     }
3692 }
3693
3694 static void omap_sysctl_write(void *opaque, target_phys_addr_t addr,
3695                 uint32_t value)
3696 {
3697     struct omap_sysctl_s *s = (struct omap_sysctl_s *) opaque;
3698
3699     switch (addr) {
3700     case 0x000: /* CONTROL_REVISION */
3701     case 0x2a4: /* CONTROL_MSUSPENDMUX_5 */
3702     case 0x2c0: /* CONTROL_PSA_VALUE */
3703     case 0x2f8: /* CONTROL_STATUS */
3704     case 0x2fc: /* CONTROL_GENERAL_PURPOSE_STATUS */
3705     case 0x300: /* CONTROL_RPUB_KEY_H_0 */
3706     case 0x304: /* CONTROL_RPUB_KEY_H_1 */
3707     case 0x308: /* CONTROL_RPUB_KEY_H_2 */
3708     case 0x30c: /* CONTROL_RPUB_KEY_H_3 */
3709     case 0x310: /* CONTROL_RAND_KEY_0 */
3710     case 0x314: /* CONTROL_RAND_KEY_1 */
3711     case 0x318: /* CONTROL_RAND_KEY_2 */
3712     case 0x31c: /* CONTROL_RAND_KEY_3 */
3713     case 0x320: /* CONTROL_CUST_KEY_0 */
3714     case 0x324: /* CONTROL_CUST_KEY_1 */
3715     case 0x330: /* CONTROL_TEST_KEY_0 */
3716     case 0x334: /* CONTROL_TEST_KEY_1 */
3717     case 0x338: /* CONTROL_TEST_KEY_2 */
3718     case 0x33c: /* CONTROL_TEST_KEY_3 */
3719     case 0x340: /* CONTROL_TEST_KEY_4 */
3720     case 0x344: /* CONTROL_TEST_KEY_5 */
3721     case 0x348: /* CONTROL_TEST_KEY_6 */
3722     case 0x34c: /* CONTROL_TEST_KEY_7 */
3723     case 0x350: /* CONTROL_TEST_KEY_8 */
3724     case 0x354: /* CONTROL_TEST_KEY_9 */
3725         OMAP_RO_REG(addr);
3726         return;
3727
3728     case 0x010: /* CONTROL_SYSCONFIG */
3729         s->sysconfig = value & 0x1e;
3730         break;
3731
3732     case 0x030 ... 0x140:       /* CONTROL_PADCONF - only used in the POP */
3733         /* XXX: should check constant bits */
3734         s->padconf[(addr - 0x30) >> 2] = value & 0x1f1f1f1f;
3735         break;
3736
3737     case 0x270: /* CONTROL_DEBOBS */
3738         s->obs = value & 0xff;
3739         break;
3740
3741     case 0x274: /* CONTROL_DEVCONF */
3742         s->devconfig = value & 0xffffc7ff;
3743         break;
3744
3745     case 0x28c: /* CONTROL_EMU_SUPPORT */
3746         break;
3747
3748     case 0x290: /* CONTROL_MSUSPENDMUX_0 */
3749         s->msuspendmux[0] = value & 0x3fffffff;
3750         break;
3751     case 0x294: /* CONTROL_MSUSPENDMUX_1 */
3752         s->msuspendmux[1] = value & 0x3fffffff;
3753         break;
3754     case 0x298: /* CONTROL_MSUSPENDMUX_2 */
3755         s->msuspendmux[2] = value & 0x3fffffff;
3756         break;
3757     case 0x29c: /* CONTROL_MSUSPENDMUX_3 */
3758         s->msuspendmux[3] = value & 0x3fffffff;
3759         break;
3760     case 0x2a0: /* CONTROL_MSUSPENDMUX_4 */
3761         s->msuspendmux[4] = value & 0x3fffffff;
3762         break;
3763
3764     case 0x2b8: /* CONTROL_PSA_CTRL */
3765         s->psaconfig = value & 0x1c;
3766         s->psaconfig |= (value & 0x20) ? 2 : 1;
3767         break;
3768     case 0x2bc: /* CONTROL_PSA_CMD */
3769         break;
3770
3771     case 0x2b0: /* CONTROL_SEC_CTRL */
3772     case 0x2b4: /* CONTROL_SEC_TEST */
3773     case 0x2d0: /* CONTROL_SEC_EMU */
3774     case 0x2d4: /* CONTROL_SEC_TAP */
3775     case 0x2d8: /* CONTROL_OCM_RAM_PERM */
3776     case 0x2dc: /* CONTROL_OCM_PUB_RAM_ADD */
3777     case 0x2e0: /* CONTROL_EXT_SEC_RAM_START_ADD */
3778     case 0x2e4: /* CONTROL_EXT_SEC_RAM_STOP_ADD */
3779     case 0x2f0: /* CONTROL_SEC_STATUS */
3780     case 0x2f4: /* CONTROL_SEC_ERR_STATUS */
3781         break;
3782
3783     default:
3784         OMAP_BAD_REG(addr);
3785         return;
3786     }
3787 }
3788
3789 static CPUReadMemoryFunc *omap_sysctl_readfn[] = {
3790     omap_sysctl_read8,
3791     omap_badwidth_read32,       /* TODO */
3792     omap_sysctl_read,
3793 };
3794
3795 static CPUWriteMemoryFunc *omap_sysctl_writefn[] = {
3796     omap_sysctl_write8,
3797     omap_badwidth_write32,      /* TODO */
3798     omap_sysctl_write,
3799 };
3800
3801 static void omap_sysctl_reset(struct omap_sysctl_s *s)
3802 {
3803     /* (power-on reset) */
3804     s->sysconfig = 0;
3805     s->obs = 0;
3806     s->devconfig = 0x0c000000;
3807     s->msuspendmux[0] = 0x00000000;
3808     s->msuspendmux[1] = 0x00000000;
3809     s->msuspendmux[2] = 0x00000000;
3810     s->msuspendmux[3] = 0x00000000;
3811     s->msuspendmux[4] = 0x00000000;
3812     s->psaconfig = 1;
3813
3814     s->padconf[0x00] = 0x000f0f0f;
3815     s->padconf[0x01] = 0x00000000;
3816     s->padconf[0x02] = 0x00000000;
3817     s->padconf[0x03] = 0x00000000;
3818     s->padconf[0x04] = 0x00000000;
3819     s->padconf[0x05] = 0x00000000;
3820     s->padconf[0x06] = 0x00000000;
3821     s->padconf[0x07] = 0x00000000;
3822     s->padconf[0x08] = 0x08080800;
3823     s->padconf[0x09] = 0x08080808;
3824     s->padconf[0x0a] = 0x08080808;
3825     s->padconf[0x0b] = 0x08080808;
3826     s->padconf[0x0c] = 0x08080808;
3827     s->padconf[0x0d] = 0x08080800;
3828     s->padconf[0x0e] = 0x08080808;
3829     s->padconf[0x0f] = 0x08080808;
3830     s->padconf[0x10] = 0x18181808;      /* | 0x07070700 if SBoot3 */
3831     s->padconf[0x11] = 0x18181818;      /* | 0x07070707 if SBoot3 */
3832     s->padconf[0x12] = 0x18181818;      /* | 0x07070707 if SBoot3 */
3833     s->padconf[0x13] = 0x18181818;      /* | 0x07070707 if SBoot3 */
3834     s->padconf[0x14] = 0x18181818;      /* | 0x00070707 if SBoot3 */
3835     s->padconf[0x15] = 0x18181818;
3836     s->padconf[0x16] = 0x18181818;      /* | 0x07000000 if SBoot3 */
3837     s->padconf[0x17] = 0x1f001f00;
3838     s->padconf[0x18] = 0x1f1f1f1f;
3839     s->padconf[0x19] = 0x00000000;
3840     s->padconf[0x1a] = 0x1f180000;
3841     s->padconf[0x1b] = 0x00001f1f;
3842     s->padconf[0x1c] = 0x1f001f00;
3843     s->padconf[0x1d] = 0x00000000;
3844     s->padconf[0x1e] = 0x00000000;
3845     s->padconf[0x1f] = 0x08000000;
3846     s->padconf[0x20] = 0x08080808;
3847     s->padconf[0x21] = 0x08080808;
3848     s->padconf[0x22] = 0x0f080808;
3849     s->padconf[0x23] = 0x0f0f0f0f;
3850     s->padconf[0x24] = 0x000f0f0f;
3851     s->padconf[0x25] = 0x1f1f1f0f;
3852     s->padconf[0x26] = 0x080f0f1f;
3853     s->padconf[0x27] = 0x070f1808;
3854     s->padconf[0x28] = 0x0f070707;
3855     s->padconf[0x29] = 0x000f0f1f;
3856     s->padconf[0x2a] = 0x0f0f0f1f;
3857     s->padconf[0x2b] = 0x08000000;
3858     s->padconf[0x2c] = 0x0000001f;
3859     s->padconf[0x2d] = 0x0f0f1f00;
3860     s->padconf[0x2e] = 0x1f1f0f0f;
3861     s->padconf[0x2f] = 0x0f1f1f1f;
3862     s->padconf[0x30] = 0x0f0f0f0f;
3863     s->padconf[0x31] = 0x0f1f0f1f;
3864     s->padconf[0x32] = 0x0f0f0f0f;
3865     s->padconf[0x33] = 0x0f1f0f1f;
3866     s->padconf[0x34] = 0x1f1f0f0f;
3867     s->padconf[0x35] = 0x0f0f1f1f;
3868     s->padconf[0x36] = 0x0f0f1f0f;
3869     s->padconf[0x37] = 0x0f0f0f0f;
3870     s->padconf[0x38] = 0x1f18180f;
3871     s->padconf[0x39] = 0x1f1f1f1f;
3872     s->padconf[0x3a] = 0x00001f1f;
3873     s->padconf[0x3b] = 0x00000000;
3874     s->padconf[0x3c] = 0x00000000;
3875     s->padconf[0x3d] = 0x0f0f0f0f;
3876     s->padconf[0x3e] = 0x18000f0f;
3877     s->padconf[0x3f] = 0x00070000;
3878     s->padconf[0x40] = 0x00000707;
3879     s->padconf[0x41] = 0x0f1f0700;
3880     s->padconf[0x42] = 0x1f1f070f;
3881     s->padconf[0x43] = 0x0008081f;
3882     s->padconf[0x44] = 0x00000800;
3883 }
3884
3885 struct omap_sysctl_s *omap_sysctl_init(struct omap_target_agent_s *ta,
3886                 omap_clk iclk, struct omap_mpu_state_s *mpu)
3887 {
3888     int iomemtype;
3889     struct omap_sysctl_s *s = (struct omap_sysctl_s *)
3890             qemu_mallocz(sizeof(struct omap_sysctl_s));
3891
3892     s->mpu = mpu;
3893     omap_sysctl_reset(s);
3894
3895     iomemtype = l4_register_io_memory(0, omap_sysctl_readfn,
3896                     omap_sysctl_writefn, s);
3897     omap_l4_attach(ta, 0, iomemtype);
3898
3899     return s;
3900 }
3901
3902 /* SDRAM Controller Subsystem */
3903 struct omap_sdrc_s {
3904     uint8_t config;
3905 };
3906
3907 static void omap_sdrc_reset(struct omap_sdrc_s *s)
3908 {
3909     s->config = 0x10;
3910 }
3911
3912 static uint32_t omap_sdrc_read(void *opaque, target_phys_addr_t addr)
3913 {
3914     struct omap_sdrc_s *s = (struct omap_sdrc_s *) opaque;
3915
3916     switch (addr) {
3917     case 0x00:  /* SDRC_REVISION */
3918         return 0x20;
3919
3920     case 0x10:  /* SDRC_SYSCONFIG */
3921         return s->config;
3922
3923     case 0x14:  /* SDRC_SYSSTATUS */
3924         return 1;                                               /* RESETDONE */
3925
3926     case 0x40:  /* SDRC_CS_CFG */
3927     case 0x44:  /* SDRC_SHARING */
3928     case 0x48:  /* SDRC_ERR_ADDR */
3929     case 0x4c:  /* SDRC_ERR_TYPE */
3930     case 0x60:  /* SDRC_DLLA_SCTRL */
3931     case 0x64:  /* SDRC_DLLA_STATUS */
3932     case 0x68:  /* SDRC_DLLB_CTRL */
3933     case 0x6c:  /* SDRC_DLLB_STATUS */
3934     case 0x70:  /* SDRC_POWER */
3935     case 0x80:  /* SDRC_MCFG_0 */
3936     case 0x84:  /* SDRC_MR_0 */
3937     case 0x88:  /* SDRC_EMR1_0 */
3938     case 0x8c:  /* SDRC_EMR2_0 */
3939     case 0x90:  /* SDRC_EMR3_0 */
3940     case 0x94:  /* SDRC_DCDL1_CTRL */
3941     case 0x98:  /* SDRC_DCDL2_CTRL */
3942     case 0x9c:  /* SDRC_ACTIM_CTRLA_0 */
3943     case 0xa0:  /* SDRC_ACTIM_CTRLB_0 */
3944     case 0xa4:  /* SDRC_RFR_CTRL_0 */
3945     case 0xa8:  /* SDRC_MANUAL_0 */
3946     case 0xb0:  /* SDRC_MCFG_1 */
3947     case 0xb4:  /* SDRC_MR_1 */
3948     case 0xb8:  /* SDRC_EMR1_1 */
3949     case 0xbc:  /* SDRC_EMR2_1 */
3950     case 0xc0:  /* SDRC_EMR3_1 */
3951     case 0xc4:  /* SDRC_ACTIM_CTRLA_1 */
3952     case 0xc8:  /* SDRC_ACTIM_CTRLB_1 */
3953     case 0xd4:  /* SDRC_RFR_CTRL_1 */
3954     case 0xd8:  /* SDRC_MANUAL_1 */
3955         return 0x00;
3956     }
3957
3958     OMAP_BAD_REG(addr);
3959     return 0;
3960 }
3961
3962 static void omap_sdrc_write(void *opaque, target_phys_addr_t addr,
3963                 uint32_t value)
3964 {
3965     struct omap_sdrc_s *s = (struct omap_sdrc_s *) opaque;
3966
3967     switch (addr) {
3968     case 0x00:  /* SDRC_REVISION */
3969     case 0x14:  /* SDRC_SYSSTATUS */
3970     case 0x48:  /* SDRC_ERR_ADDR */
3971     case 0x64:  /* SDRC_DLLA_STATUS */
3972     case 0x6c:  /* SDRC_DLLB_STATUS */
3973         OMAP_RO_REG(addr);
3974         return;
3975
3976     case 0x10:  /* SDRC_SYSCONFIG */
3977         if ((value >> 3) != 0x2)
3978             fprintf(stderr, "%s: bad SDRAM idle mode %i\n",
3979                             __FUNCTION__, value >> 3);
3980         if (value & 2)
3981             omap_sdrc_reset(s);
3982         s->config = value & 0x18;
3983         break;
3984
3985     case 0x40:  /* SDRC_CS_CFG */
3986     case 0x44:  /* SDRC_SHARING */
3987     case 0x4c:  /* SDRC_ERR_TYPE */
3988     case 0x60:  /* SDRC_DLLA_SCTRL */
3989     case 0x68:  /* SDRC_DLLB_CTRL */
3990     case 0x70:  /* SDRC_POWER */
3991     case 0x80:  /* SDRC_MCFG_0 */
3992     case 0x84:  /* SDRC_MR_0 */
3993     case 0x88:  /* SDRC_EMR1_0 */
3994     case 0x8c:  /* SDRC_EMR2_0 */
3995     case 0x90:  /* SDRC_EMR3_0 */
3996     case 0x94:  /* SDRC_DCDL1_CTRL */
3997     case 0x98:  /* SDRC_DCDL2_CTRL */
3998     case 0x9c:  /* SDRC_ACTIM_CTRLA_0 */
3999     case 0xa0:  /* SDRC_ACTIM_CTRLB_0 */
4000     case 0xa4:  /* SDRC_RFR_CTRL_0 */
4001     case 0xa8:  /* SDRC_MANUAL_0 */
4002     case 0xb0:  /* SDRC_MCFG_1 */
4003     case 0xb4:  /* SDRC_MR_1 */
4004     case 0xb8:  /* SDRC_EMR1_1 */
4005     case 0xbc:  /* SDRC_EMR2_1 */
4006     case 0xc0:  /* SDRC_EMR3_1 */
4007     case 0xc4:  /* SDRC_ACTIM_CTRLA_1 */
4008     case 0xc8:  /* SDRC_ACTIM_CTRLB_1 */
4009     case 0xd4:  /* SDRC_RFR_CTRL_1 */
4010     case 0xd8:  /* SDRC_MANUAL_1 */
4011         break;
4012
4013     default:
4014         OMAP_BAD_REG(addr);
4015         return;
4016     }
4017 }
4018
4019 static CPUReadMemoryFunc *omap_sdrc_readfn[] = {
4020     omap_badwidth_read32,
4021     omap_badwidth_read32,
4022     omap_sdrc_read,
4023 };
4024
4025 static CPUWriteMemoryFunc *omap_sdrc_writefn[] = {
4026     omap_badwidth_write32,
4027     omap_badwidth_write32,
4028     omap_sdrc_write,
4029 };
4030
4031 struct omap_sdrc_s *omap_sdrc_init(target_phys_addr_t base)
4032 {
4033     int iomemtype;
4034     struct omap_sdrc_s *s = (struct omap_sdrc_s *)
4035             qemu_mallocz(sizeof(struct omap_sdrc_s));
4036
4037     omap_sdrc_reset(s);
4038
4039     iomemtype = cpu_register_io_memory(0, omap_sdrc_readfn,
4040                     omap_sdrc_writefn, s);
4041     cpu_register_physical_memory(base, 0x1000, iomemtype);
4042
4043     return s;
4044 }
4045
4046 /* General-Purpose Memory Controller */
4047 struct omap_gpmc_s {
4048     qemu_irq irq;
4049
4050     uint8_t sysconfig;
4051     uint16_t irqst;
4052     uint16_t irqen;
4053     uint16_t timeout;
4054     uint16_t config;
4055     uint32_t prefconfig[2];
4056     int prefcontrol;
4057     int preffifo;
4058     int prefcount;
4059     struct omap_gpmc_cs_file_s {
4060         uint32_t config[7];
4061         target_phys_addr_t base;
4062         size_t size;
4063         int iomemtype;
4064         void (*base_update)(void *opaque, target_phys_addr_t new);
4065         void (*unmap)(void *opaque);
4066         void *opaque;
4067     } cs_file[8];
4068     int ecc_cs;
4069     int ecc_ptr;
4070     uint32_t ecc_cfg;
4071     ECCState ecc[9];
4072 };
4073
4074 static void omap_gpmc_int_update(struct omap_gpmc_s *s)
4075 {
4076     qemu_set_irq(s->irq, s->irqen & s->irqst);
4077 }
4078
4079 static void omap_gpmc_cs_map(struct omap_gpmc_cs_file_s *f, int base, int mask)
4080 {
4081     /* TODO: check for overlapping regions and report access errors */
4082     if ((mask != 0x8 && mask != 0xc && mask != 0xe && mask != 0xf) ||
4083                     (base < 0 || base >= 0x40) ||
4084                     (base & 0x0f & ~mask)) {
4085         fprintf(stderr, "%s: wrong cs address mapping/decoding!\n",
4086                         __FUNCTION__);
4087         return;
4088     }
4089
4090     if (!f->opaque)
4091         return;
4092
4093     f->base = base << 24;
4094     f->size = (0x0fffffff & ~(mask << 24)) + 1;
4095     /* TODO: rather than setting the size of the mapping (which should be
4096      * constant), the mask should cause wrapping of the address space, so
4097      * that the same memory becomes accessible at every <i>size</i> bytes
4098      * starting from <i>base</i>.  */
4099     if (f->iomemtype)
4100         cpu_register_physical_memory(f->base, f->size, f->iomemtype);
4101
4102     if (f->base_update)
4103         f->base_update(f->opaque, f->base);
4104 }
4105
4106 static void omap_gpmc_cs_unmap(struct omap_gpmc_cs_file_s *f)
4107 {
4108     if (f->size) {
4109         if (f->unmap)
4110             f->unmap(f->opaque);
4111         if (f->iomemtype)
4112             cpu_register_physical_memory(f->base, f->size, IO_MEM_UNASSIGNED);
4113         f->base = 0;
4114         f->size = 0;
4115     }
4116 }
4117
4118 static void omap_gpmc_reset(struct omap_gpmc_s *s)
4119 {
4120     int i;
4121
4122     s->sysconfig = 0;
4123     s->irqst = 0;
4124     s->irqen = 0;
4125     omap_gpmc_int_update(s);
4126     s->timeout = 0;
4127     s->config = 0xa00;
4128     s->prefconfig[0] = 0x00004000;
4129     s->prefconfig[1] = 0x00000000;
4130     s->prefcontrol = 0;
4131     s->preffifo = 0;
4132     s->prefcount = 0;
4133     for (i = 0; i < 8; i ++) {
4134         if (s->cs_file[i].config[6] & (1 << 6))                 /* CSVALID */
4135             omap_gpmc_cs_unmap(s->cs_file + i);
4136         s->cs_file[i].config[0] = i ? 1 << 12 : 0;
4137         s->cs_file[i].config[1] = 0x101001;
4138         s->cs_file[i].config[2] = 0x020201;
4139         s->cs_file[i].config[3] = 0x10031003;
4140         s->cs_file[i].config[4] = 0x10f1111;
4141         s->cs_file[i].config[5] = 0;
4142         s->cs_file[i].config[6] = 0xf00 | (i ? 0 : 1 << 6);
4143         if (s->cs_file[i].config[6] & (1 << 6))                 /* CSVALID */
4144             omap_gpmc_cs_map(&s->cs_file[i],
4145                             s->cs_file[i].config[6] & 0x1f,     /* MASKADDR */
4146                         (s->cs_file[i].config[6] >> 8 & 0xf));  /* BASEADDR */
4147     }
4148     omap_gpmc_cs_map(s->cs_file, 0, 0xf);
4149     s->ecc_cs = 0;
4150     s->ecc_ptr = 0;
4151     s->ecc_cfg = 0x3fcff000;
4152     for (i = 0; i < 9; i ++)
4153         ecc_reset(&s->ecc[i]);
4154 }
4155
4156 static uint32_t omap_gpmc_read(void *opaque, target_phys_addr_t addr)
4157 {
4158     struct omap_gpmc_s *s = (struct omap_gpmc_s *) opaque;
4159     int cs;
4160     struct omap_gpmc_cs_file_s *f;
4161
4162     switch (addr) {
4163     case 0x000: /* GPMC_REVISION */
4164         return 0x20;
4165
4166     case 0x010: /* GPMC_SYSCONFIG */
4167         return s->sysconfig;
4168
4169     case 0x014: /* GPMC_SYSSTATUS */
4170         return 1;                                               /* RESETDONE */
4171
4172     case 0x018: /* GPMC_IRQSTATUS */
4173         return s->irqst;
4174
4175     case 0x01c: /* GPMC_IRQENABLE */
4176         return s->irqen;
4177
4178     case 0x040: /* GPMC_TIMEOUT_CONTROL */
4179         return s->timeout;
4180
4181     case 0x044: /* GPMC_ERR_ADDRESS */
4182     case 0x048: /* GPMC_ERR_TYPE */
4183         return 0;
4184
4185     case 0x050: /* GPMC_CONFIG */
4186         return s->config;
4187
4188     case 0x054: /* GPMC_STATUS */
4189         return 0x001;
4190
4191     case 0x060 ... 0x1d4:
4192         cs = (addr - 0x060) / 0x30;
4193         addr -= cs * 0x30;
4194         f = s->cs_file + cs;
4195         switch (addr) {
4196             case 0x60:  /* GPMC_CONFIG1 */
4197                 return f->config[0];
4198             case 0x64:  /* GPMC_CONFIG2 */
4199                 return f->config[1];
4200             case 0x68:  /* GPMC_CONFIG3 */
4201                 return f->config[2];
4202             case 0x6c:  /* GPMC_CONFIG4 */
4203                 return f->config[3];
4204             case 0x70:  /* GPMC_CONFIG5 */
4205                 return f->config[4];
4206             case 0x74:  /* GPMC_CONFIG6 */
4207                 return f->config[5];
4208             case 0x78:  /* GPMC_CONFIG7 */
4209                 return f->config[6];
4210             case 0x84:  /* GPMC_NAND_DATA */
4211                 return 0;
4212         }
4213         break;
4214
4215     case 0x1e0: /* GPMC_PREFETCH_CONFIG1 */
4216         return s->prefconfig[0];
4217     case 0x1e4: /* GPMC_PREFETCH_CONFIG2 */
4218         return s->prefconfig[1];
4219     case 0x1ec: /* GPMC_PREFETCH_CONTROL */
4220         return s->prefcontrol;
4221     case 0x1f0: /* GPMC_PREFETCH_STATUS */
4222         return (s->preffifo << 24) |
4223                 ((s->preffifo >
4224                   ((s->prefconfig[0] >> 8) & 0x7f) ? 1 : 0) << 16) |
4225                 s->prefcount;
4226
4227     case 0x1f4: /* GPMC_ECC_CONFIG */
4228         return s->ecc_cs;
4229     case 0x1f8: /* GPMC_ECC_CONTROL */
4230         return s->ecc_ptr;
4231     case 0x1fc: /* GPMC_ECC_SIZE_CONFIG */
4232         return s->ecc_cfg;
4233     case 0x200 ... 0x220:       /* GPMC_ECC_RESULT */
4234         cs = (addr & 0x1f) >> 2;
4235         /* TODO: check correctness */
4236         return
4237                 ((s->ecc[cs].cp    &  0x07) <<  0) |
4238                 ((s->ecc[cs].cp    &  0x38) << 13) |
4239                 ((s->ecc[cs].lp[0] & 0x1ff) <<  3) |
4240                 ((s->ecc[cs].lp[1] & 0x1ff) << 19);
4241
4242     case 0x230: /* GPMC_TESTMODE_CTRL */
4243         return 0;
4244     case 0x234: /* GPMC_PSA_LSB */
4245     case 0x238: /* GPMC_PSA_MSB */
4246         return 0x00000000;
4247     }
4248
4249     OMAP_BAD_REG(addr);
4250     return 0;
4251 }
4252
4253 static void omap_gpmc_write(void *opaque, target_phys_addr_t addr,
4254                 uint32_t value)
4255 {
4256     struct omap_gpmc_s *s = (struct omap_gpmc_s *) opaque;
4257     int cs;
4258     struct omap_gpmc_cs_file_s *f;
4259
4260     switch (addr) {
4261     case 0x000: /* GPMC_REVISION */
4262     case 0x014: /* GPMC_SYSSTATUS */
4263     case 0x054: /* GPMC_STATUS */
4264     case 0x1f0: /* GPMC_PREFETCH_STATUS */
4265     case 0x200 ... 0x220:       /* GPMC_ECC_RESULT */
4266     case 0x234: /* GPMC_PSA_LSB */
4267     case 0x238: /* GPMC_PSA_MSB */
4268         OMAP_RO_REG(addr);
4269         break;
4270
4271     case 0x010: /* GPMC_SYSCONFIG */
4272         if ((value >> 3) == 0x3)
4273             fprintf(stderr, "%s: bad SDRAM idle mode %i\n",
4274                             __FUNCTION__, value >> 3);
4275         if (value & 2)
4276             omap_gpmc_reset(s);
4277         s->sysconfig = value & 0x19;
4278         break;
4279
4280     case 0x018: /* GPMC_IRQSTATUS */
4281         s->irqen = ~value;
4282         omap_gpmc_int_update(s);
4283         break;
4284
4285     case 0x01c: /* GPMC_IRQENABLE */
4286         s->irqen = value & 0xf03;
4287         omap_gpmc_int_update(s);
4288         break;
4289
4290     case 0x040: /* GPMC_TIMEOUT_CONTROL */
4291         s->timeout = value & 0x1ff1;
4292         break;
4293
4294     case 0x044: /* GPMC_ERR_ADDRESS */
4295     case 0x048: /* GPMC_ERR_TYPE */
4296         break;
4297
4298     case 0x050: /* GPMC_CONFIG */
4299         s->config = value & 0xf13;
4300         break;
4301
4302     case 0x060 ... 0x1d4:
4303         cs = (addr - 0x060) / 0x30;
4304         addr -= cs * 0x30;
4305         f = s->cs_file + cs;
4306         switch (addr) {
4307             case 0x60:  /* GPMC_CONFIG1 */
4308                 f->config[0] = value & 0xffef3e13;
4309                 break;
4310             case 0x64:  /* GPMC_CONFIG2 */
4311                 f->config[1] = value & 0x001f1f8f;
4312                 break;
4313             case 0x68:  /* GPMC_CONFIG3 */
4314                 f->config[2] = value & 0x001f1f8f;
4315                 break;
4316             case 0x6c:  /* GPMC_CONFIG4 */
4317                 f->config[3] = value & 0x1f8f1f8f;
4318                 break;
4319             case 0x70:  /* GPMC_CONFIG5 */
4320                 f->config[4] = value & 0x0f1f1f1f;
4321                 break;
4322             case 0x74:  /* GPMC_CONFIG6 */
4323                 f->config[5] = value & 0x00000fcf;
4324                 break;
4325             case 0x78:  /* GPMC_CONFIG7 */
4326                 if ((f->config[6] ^ value) & 0xf7f) {
4327                     if (f->config[6] & (1 << 6))                /* CSVALID */
4328                         omap_gpmc_cs_unmap(f);
4329                     if (value & (1 << 6))                       /* CSVALID */
4330                         omap_gpmc_cs_map(f, value & 0x1f,       /* MASKADDR */
4331                                         (value >> 8 & 0xf));    /* BASEADDR */
4332                 }
4333                 f->config[6] = value & 0x00000f7f;
4334                 break;
4335             case 0x7c:  /* GPMC_NAND_COMMAND */
4336             case 0x80:  /* GPMC_NAND_ADDRESS */
4337             case 0x84:  /* GPMC_NAND_DATA */
4338                 break;
4339
4340             default:
4341                 goto bad_reg;
4342         }
4343         break;
4344
4345     case 0x1e0: /* GPMC_PREFETCH_CONFIG1 */
4346         s->prefconfig[0] = value & 0x7f8f7fbf;
4347         /* TODO: update interrupts, fifos, dmas */
4348         break;
4349
4350     case 0x1e4: /* GPMC_PREFETCH_CONFIG2 */
4351         s->prefconfig[1] = value & 0x3fff;
4352         break;
4353
4354     case 0x1ec: /* GPMC_PREFETCH_CONTROL */
4355         s->prefcontrol = value & 1;
4356         if (s->prefcontrol) {
4357             if (s->prefconfig[0] & 1)
4358                 s->preffifo = 0x40;
4359             else
4360                 s->preffifo = 0x00;
4361         }
4362         /* TODO: start */
4363         break;
4364
4365     case 0x1f4: /* GPMC_ECC_CONFIG */
4366         s->ecc_cs = 0x8f;
4367         break;
4368     case 0x1f8: /* GPMC_ECC_CONTROL */
4369         if (value & (1 << 8))
4370             for (cs = 0; cs < 9; cs ++)
4371                 ecc_reset(&s->ecc[cs]);
4372         s->ecc_ptr = value & 0xf;
4373         if (s->ecc_ptr == 0 || s->ecc_ptr > 9) {
4374             s->ecc_ptr = 0;
4375             s->ecc_cs &= ~1;
4376         }
4377         break;
4378     case 0x1fc: /* GPMC_ECC_SIZE_CONFIG */
4379         s->ecc_cfg = value & 0x3fcff1ff;
4380         break;
4381     case 0x230: /* GPMC_TESTMODE_CTRL */
4382         if (value & 7)
4383             fprintf(stderr, "%s: test mode enable attempt\n", __FUNCTION__);
4384         break;
4385
4386     default:
4387     bad_reg:
4388         OMAP_BAD_REG(addr);
4389         return;
4390     }
4391 }
4392
4393 static CPUReadMemoryFunc *omap_gpmc_readfn[] = {
4394     omap_badwidth_read32,       /* TODO */
4395     omap_badwidth_read32,       /* TODO */
4396     omap_gpmc_read,
4397 };
4398
4399 static CPUWriteMemoryFunc *omap_gpmc_writefn[] = {
4400     omap_badwidth_write32,      /* TODO */
4401     omap_badwidth_write32,      /* TODO */
4402     omap_gpmc_write,
4403 };
4404
4405 struct omap_gpmc_s *omap_gpmc_init(target_phys_addr_t base, qemu_irq irq)
4406 {
4407     int iomemtype;
4408     struct omap_gpmc_s *s = (struct omap_gpmc_s *)
4409             qemu_mallocz(sizeof(struct omap_gpmc_s));
4410
4411     omap_gpmc_reset(s);
4412
4413     iomemtype = cpu_register_io_memory(0, omap_gpmc_readfn,
4414                     omap_gpmc_writefn, s);
4415     cpu_register_physical_memory(base, 0x1000, iomemtype);
4416
4417     return s;
4418 }
4419
4420 void omap_gpmc_attach(struct omap_gpmc_s *s, int cs, int iomemtype,
4421                 void (*base_upd)(void *opaque, target_phys_addr_t new),
4422                 void (*unmap)(void *opaque), void *opaque)
4423 {
4424     struct omap_gpmc_cs_file_s *f;
4425
4426     if (cs < 0 || cs >= 8) {
4427         fprintf(stderr, "%s: bad chip-select %i\n", __FUNCTION__, cs);
4428         exit(-1);
4429     }
4430     f = &s->cs_file[cs];
4431
4432     f->iomemtype = iomemtype;
4433     f->base_update = base_upd;
4434     f->unmap = unmap;
4435     f->opaque = opaque;
4436
4437     if (f->config[6] & (1 << 6))                                /* CSVALID */
4438         omap_gpmc_cs_map(f, f->config[6] & 0x1f,                /* MASKADDR */
4439                         (f->config[6] >> 8 & 0xf));             /* BASEADDR */
4440 }
4441
4442 /* General chip reset */
4443 static void omap2_mpu_reset(void *opaque)
4444 {
4445     struct omap_mpu_state_s *mpu = (struct omap_mpu_state_s *) opaque;
4446
4447     omap_inth_reset(mpu->ih[0]);
4448     omap_dma_reset(mpu->dma);
4449     omap_prcm_reset(mpu->prcm);
4450     omap_sysctl_reset(mpu->sysc);
4451     omap_gp_timer_reset(mpu->gptimer[0]);
4452     omap_gp_timer_reset(mpu->gptimer[1]);
4453     omap_gp_timer_reset(mpu->gptimer[2]);
4454     omap_gp_timer_reset(mpu->gptimer[3]);
4455     omap_gp_timer_reset(mpu->gptimer[4]);
4456     omap_gp_timer_reset(mpu->gptimer[5]);
4457     omap_gp_timer_reset(mpu->gptimer[6]);
4458     omap_gp_timer_reset(mpu->gptimer[7]);
4459     omap_gp_timer_reset(mpu->gptimer[8]);
4460     omap_gp_timer_reset(mpu->gptimer[9]);
4461     omap_gp_timer_reset(mpu->gptimer[10]);
4462     omap_gp_timer_reset(mpu->gptimer[11]);
4463     omap_synctimer_reset(&mpu->synctimer);
4464     omap_sdrc_reset(mpu->sdrc);
4465     omap_gpmc_reset(mpu->gpmc);
4466     omap_dss_reset(mpu->dss);
4467     omap_uart_reset(mpu->uart[0]);
4468     omap_uart_reset(mpu->uart[1]);
4469     omap_uart_reset(mpu->uart[2]);
4470     omap_mmc_reset(mpu->mmc);
4471     omap_gpif_reset(mpu->gpif);
4472     omap_mcspi_reset(mpu->mcspi[0]);
4473     omap_mcspi_reset(mpu->mcspi[1]);
4474     omap_i2c_reset(mpu->i2c[0]);
4475     omap_i2c_reset(mpu->i2c[1]);
4476     cpu_reset(mpu->env);
4477 }
4478
4479 static int omap2_validate_addr(struct omap_mpu_state_s *s,
4480                 target_phys_addr_t addr)
4481 {
4482     return 1;
4483 }
4484
4485 static const struct dma_irq_map omap2_dma_irq_map[] = {
4486     { 0, OMAP_INT_24XX_SDMA_IRQ0 },
4487     { 0, OMAP_INT_24XX_SDMA_IRQ1 },
4488     { 0, OMAP_INT_24XX_SDMA_IRQ2 },
4489     { 0, OMAP_INT_24XX_SDMA_IRQ3 },
4490 };
4491
4492 struct omap_mpu_state_s *omap2420_mpu_init(unsigned long sdram_size,
4493                 const char *core)
4494 {
4495     struct omap_mpu_state_s *s = (struct omap_mpu_state_s *)
4496             qemu_mallocz(sizeof(struct omap_mpu_state_s));
4497     ram_addr_t sram_base, q2_base;
4498     qemu_irq *cpu_irq;
4499     qemu_irq dma_irqs[4];
4500     omap_clk gpio_clks[4];
4501     int sdindex;
4502     int i;
4503
4504     /* Core */
4505     s->mpu_model = omap2420;
4506     s->env = cpu_init(core ?: "arm1136-r2");
4507     if (!s->env) {
4508         fprintf(stderr, "Unable to find CPU definition\n");
4509         exit(1);
4510     }
4511     s->sdram_size = sdram_size;
4512     s->sram_size = OMAP242X_SRAM_SIZE;
4513
4514     s->wakeup = qemu_allocate_irqs(omap_mpu_wakeup, s, 1)[0];
4515
4516     /* Clocks */
4517     omap_clk_init(s);
4518
4519     /* Memory-mapped stuff */
4520     cpu_register_physical_memory(OMAP2_Q2_BASE, s->sdram_size,
4521                     (q2_base = qemu_ram_alloc(s->sdram_size)) | IO_MEM_RAM);
4522     cpu_register_physical_memory(OMAP2_SRAM_BASE, s->sram_size,
4523                     (sram_base = qemu_ram_alloc(s->sram_size)) | IO_MEM_RAM);
4524
4525     s->l4 = omap_l4_init(OMAP2_L4_BASE, 54);
4526
4527     /* Actually mapped at any 2K boundary in the ARM11 private-peripheral if */
4528     cpu_irq = arm_pic_init_cpu(s->env);
4529     s->ih[0] = omap2_inth_init(0x480fe000, 0x1000, 3, &s->irq[0],
4530                     cpu_irq[ARM_PIC_CPU_IRQ], cpu_irq[ARM_PIC_CPU_FIQ],
4531                     omap_findclk(s, "mpu_intc_fclk"),
4532                     omap_findclk(s, "mpu_intc_iclk"));
4533
4534     s->prcm = omap_prcm_init(omap_l4tao(s->l4, 3),
4535                     s->irq[0][OMAP_INT_24XX_PRCM_MPU_IRQ], NULL, NULL, s);
4536
4537     s->sysc = omap_sysctl_init(omap_l4tao(s->l4, 1),
4538                     omap_findclk(s, "omapctrl_iclk"), s);
4539
4540     for (i = 0; i < 4; i ++)
4541         dma_irqs[i] =
4542                 s->irq[omap2_dma_irq_map[i].ih][omap2_dma_irq_map[i].intr];
4543     s->dma = omap_dma4_init(0x48056000, dma_irqs, s, 256, 32,
4544                     omap_findclk(s, "sdma_iclk"),
4545                     omap_findclk(s, "sdma_fclk"));
4546     s->port->addr_valid = omap2_validate_addr;
4547
4548     /* Register SDRAM and SRAM ports for fast DMA transfers.  */
4549     soc_dma_port_add_mem_ram(s->dma, q2_base, OMAP2_Q2_BASE, s->sdram_size);
4550     soc_dma_port_add_mem_ram(s->dma, sram_base, OMAP2_SRAM_BASE, s->sram_size);
4551
4552     s->uart[0] = omap2_uart_init(omap_l4ta(s->l4, 19),
4553                     s->irq[0][OMAP_INT_24XX_UART1_IRQ],
4554                     omap_findclk(s, "uart1_fclk"),
4555                     omap_findclk(s, "uart1_iclk"),
4556                     s->drq[OMAP24XX_DMA_UART1_TX],
4557                     s->drq[OMAP24XX_DMA_UART1_RX], serial_hds[0]);
4558     s->uart[1] = omap2_uart_init(omap_l4ta(s->l4, 20),
4559                     s->irq[0][OMAP_INT_24XX_UART2_IRQ],
4560                     omap_findclk(s, "uart2_fclk"),
4561                     omap_findclk(s, "uart2_iclk"),
4562                     s->drq[OMAP24XX_DMA_UART2_TX],
4563                     s->drq[OMAP24XX_DMA_UART2_RX],
4564                     serial_hds[0] ? serial_hds[1] : 0);
4565     s->uart[2] = omap2_uart_init(omap_l4ta(s->l4, 21),
4566                     s->irq[0][OMAP_INT_24XX_UART3_IRQ],
4567                     omap_findclk(s, "uart3_fclk"),
4568                     omap_findclk(s, "uart3_iclk"),
4569                     s->drq[OMAP24XX_DMA_UART3_TX],
4570                     s->drq[OMAP24XX_DMA_UART3_RX],
4571                     serial_hds[0] && serial_hds[1] ? serial_hds[2] : 0);
4572
4573     s->gptimer[0] = omap_gp_timer_init(omap_l4ta(s->l4, 7),
4574                     s->irq[0][OMAP_INT_24XX_GPTIMER1],
4575                     omap_findclk(s, "wu_gpt1_clk"),
4576                     omap_findclk(s, "wu_l4_iclk"));
4577     s->gptimer[1] = omap_gp_timer_init(omap_l4ta(s->l4, 8),
4578                     s->irq[0][OMAP_INT_24XX_GPTIMER2],
4579                     omap_findclk(s, "core_gpt2_clk"),
4580                     omap_findclk(s, "core_l4_iclk"));
4581     s->gptimer[2] = omap_gp_timer_init(omap_l4ta(s->l4, 22),
4582                     s->irq[0][OMAP_INT_24XX_GPTIMER3],
4583                     omap_findclk(s, "core_gpt3_clk"),
4584                     omap_findclk(s, "core_l4_iclk"));
4585     s->gptimer[3] = omap_gp_timer_init(omap_l4ta(s->l4, 23),
4586                     s->irq[0][OMAP_INT_24XX_GPTIMER4],
4587                     omap_findclk(s, "core_gpt4_clk"),
4588                     omap_findclk(s, "core_l4_iclk"));
4589     s->gptimer[4] = omap_gp_timer_init(omap_l4ta(s->l4, 24),
4590                     s->irq[0][OMAP_INT_24XX_GPTIMER5],
4591                     omap_findclk(s, "core_gpt5_clk"),
4592                     omap_findclk(s, "core_l4_iclk"));
4593     s->gptimer[5] = omap_gp_timer_init(omap_l4ta(s->l4, 25),
4594                     s->irq[0][OMAP_INT_24XX_GPTIMER6],
4595                     omap_findclk(s, "core_gpt6_clk"),
4596                     omap_findclk(s, "core_l4_iclk"));
4597     s->gptimer[6] = omap_gp_timer_init(omap_l4ta(s->l4, 26),
4598                     s->irq[0][OMAP_INT_24XX_GPTIMER7],
4599                     omap_findclk(s, "core_gpt7_clk"),
4600                     omap_findclk(s, "core_l4_iclk"));
4601     s->gptimer[7] = omap_gp_timer_init(omap_l4ta(s->l4, 27),
4602                     s->irq[0][OMAP_INT_24XX_GPTIMER8],
4603                     omap_findclk(s, "core_gpt8_clk"),
4604                     omap_findclk(s, "core_l4_iclk"));
4605     s->gptimer[8] = omap_gp_timer_init(omap_l4ta(s->l4, 28),
4606                     s->irq[0][OMAP_INT_24XX_GPTIMER9],
4607                     omap_findclk(s, "core_gpt9_clk"),
4608                     omap_findclk(s, "core_l4_iclk"));
4609     s->gptimer[9] = omap_gp_timer_init(omap_l4ta(s->l4, 29),
4610                     s->irq[0][OMAP_INT_24XX_GPTIMER10],
4611                     omap_findclk(s, "core_gpt10_clk"),
4612                     omap_findclk(s, "core_l4_iclk"));
4613     s->gptimer[10] = omap_gp_timer_init(omap_l4ta(s->l4, 30),
4614                     s->irq[0][OMAP_INT_24XX_GPTIMER11],
4615                     omap_findclk(s, "core_gpt11_clk"),
4616                     omap_findclk(s, "core_l4_iclk"));
4617     s->gptimer[11] = omap_gp_timer_init(omap_l4ta(s->l4, 31),
4618                     s->irq[0][OMAP_INT_24XX_GPTIMER12],
4619                     omap_findclk(s, "core_gpt12_clk"),
4620                     omap_findclk(s, "core_l4_iclk"));
4621
4622     omap_tap_init(omap_l4ta(s->l4, 2), s);
4623
4624     omap_synctimer_init(omap_l4tao(s->l4, 2), s,
4625                     omap_findclk(s, "clk32-kHz"),
4626                     omap_findclk(s, "core_l4_iclk"));
4627
4628     s->i2c[0] = omap2_i2c_init(omap_l4tao(s->l4, 5),
4629                     s->irq[0][OMAP_INT_24XX_I2C1_IRQ],
4630                     &s->drq[OMAP24XX_DMA_I2C1_TX],
4631                     omap_findclk(s, "i2c1.fclk"),
4632                     omap_findclk(s, "i2c1.iclk"));
4633     s->i2c[1] = omap2_i2c_init(omap_l4tao(s->l4, 6),
4634                     s->irq[0][OMAP_INT_24XX_I2C2_IRQ],
4635                     &s->drq[OMAP24XX_DMA_I2C2_TX],
4636                     omap_findclk(s, "i2c2.fclk"),
4637                     omap_findclk(s, "i2c2.iclk"));
4638
4639     gpio_clks[0] = omap_findclk(s, "gpio1_dbclk");
4640     gpio_clks[1] = omap_findclk(s, "gpio2_dbclk");
4641     gpio_clks[2] = omap_findclk(s, "gpio3_dbclk");
4642     gpio_clks[3] = omap_findclk(s, "gpio4_dbclk");
4643     s->gpif = omap2_gpio_init(omap_l4ta(s->l4, 3),
4644                     &s->irq[0][OMAP_INT_24XX_GPIO_BANK1],
4645                     gpio_clks, omap_findclk(s, "gpio_iclk"), 4);
4646
4647     s->sdrc = omap_sdrc_init(0x68009000);
4648     s->gpmc = omap_gpmc_init(0x6800a000, s->irq[0][OMAP_INT_24XX_GPMC_IRQ]);
4649
4650     sdindex = drive_get_index(IF_SD, 0, 0);
4651     if (sdindex == -1) {
4652         fprintf(stderr, "qemu: missing SecureDigital device\n");
4653         exit(1);
4654     }
4655     s->mmc = omap2_mmc_init(omap_l4tao(s->l4, 9), drives_table[sdindex].bdrv,
4656                     s->irq[0][OMAP_INT_24XX_MMC_IRQ],
4657                     &s->drq[OMAP24XX_DMA_MMC1_TX],
4658                     omap_findclk(s, "mmc_fclk"), omap_findclk(s, "mmc_iclk"));
4659
4660     s->mcspi[0] = omap_mcspi_init(omap_l4ta(s->l4, 35), 4,
4661                     s->irq[0][OMAP_INT_24XX_MCSPI1_IRQ],
4662                     &s->drq[OMAP24XX_DMA_SPI1_TX0],
4663                     omap_findclk(s, "spi1_fclk"),
4664                     omap_findclk(s, "spi1_iclk"));
4665     s->mcspi[1] = omap_mcspi_init(omap_l4ta(s->l4, 36), 2,
4666                     s->irq[0][OMAP_INT_24XX_MCSPI2_IRQ],
4667                     &s->drq[OMAP24XX_DMA_SPI2_TX0],
4668                     omap_findclk(s, "spi2_fclk"),
4669                     omap_findclk(s, "spi2_iclk"));
4670
4671     s->dss = omap_dss_init(omap_l4ta(s->l4, 10), 0x68000800,
4672                     /* XXX wire M_IRQ_25, D_L2_IRQ_30 and I_IRQ_13 together */
4673                     s->irq[0][OMAP_INT_24XX_DSS_IRQ], s->drq[OMAP24XX_DMA_DSS],
4674                     omap_findclk(s, "dss_clk1"), omap_findclk(s, "dss_clk2"),
4675                     omap_findclk(s, "dss_54m_clk"),
4676                     omap_findclk(s, "dss_l3_iclk"),
4677                     omap_findclk(s, "dss_l4_iclk"));
4678
4679     omap_sti_init(omap_l4ta(s->l4, 18), 0x54000000,
4680                     s->irq[0][OMAP_INT_24XX_STI], omap_findclk(s, "emul_ck"),
4681                     serial_hds[0] && serial_hds[1] && serial_hds[2] ?
4682                     serial_hds[3] : 0);
4683
4684     s->eac = omap_eac_init(omap_l4ta(s->l4, 32),
4685                     s->irq[0][OMAP_INT_24XX_EAC_IRQ],
4686                     /* Ten consecutive lines */
4687                     &s->drq[OMAP24XX_DMA_EAC_AC_RD],
4688                     omap_findclk(s, "func_96m_clk"),
4689                     omap_findclk(s, "core_l4_iclk"));
4690
4691     /* All register mappings (includin those not currenlty implemented):
4692      * SystemControlMod 48000000 - 48000fff
4693      * SystemControlL4  48001000 - 48001fff
4694      * 32kHz Timer Mod  48004000 - 48004fff
4695      * 32kHz Timer L4   48005000 - 48005fff
4696      * PRCM ModA        48008000 - 480087ff
4697      * PRCM ModB        48008800 - 48008fff
4698      * PRCM L4          48009000 - 48009fff
4699      * TEST-BCM Mod     48012000 - 48012fff
4700      * TEST-BCM L4      48013000 - 48013fff
4701      * TEST-TAP Mod     48014000 - 48014fff
4702      * TEST-TAP L4      48015000 - 48015fff
4703      * GPIO1 Mod        48018000 - 48018fff
4704      * GPIO Top         48019000 - 48019fff
4705      * GPIO2 Mod        4801a000 - 4801afff
4706      * GPIO L4          4801b000 - 4801bfff
4707      * GPIO3 Mod        4801c000 - 4801cfff
4708      * GPIO4 Mod        4801e000 - 4801efff
4709      * WDTIMER1 Mod     48020000 - 48010fff
4710      * WDTIMER Top      48021000 - 48011fff
4711      * WDTIMER2 Mod     48022000 - 48012fff
4712      * WDTIMER L4       48023000 - 48013fff
4713      * WDTIMER3 Mod     48024000 - 48014fff
4714      * WDTIMER3 L4      48025000 - 48015fff
4715      * WDTIMER4 Mod     48026000 - 48016fff
4716      * WDTIMER4 L4      48027000 - 48017fff
4717      * GPTIMER1 Mod     48028000 - 48018fff
4718      * GPTIMER1 L4      48029000 - 48019fff
4719      * GPTIMER2 Mod     4802a000 - 4801afff
4720      * GPTIMER2 L4      4802b000 - 4801bfff
4721      * L4-Config AP     48040000 - 480407ff
4722      * L4-Config IP     48040800 - 48040fff
4723      * L4-Config LA     48041000 - 48041fff
4724      * ARM11ETB Mod     48048000 - 48049fff
4725      * ARM11ETB L4      4804a000 - 4804afff
4726      * DISPLAY Top      48050000 - 480503ff
4727      * DISPLAY DISPC    48050400 - 480507ff
4728      * DISPLAY RFBI     48050800 - 48050bff
4729      * DISPLAY VENC     48050c00 - 48050fff
4730      * DISPLAY L4       48051000 - 48051fff
4731      * CAMERA Top       48052000 - 480523ff
4732      * CAMERA core      48052400 - 480527ff
4733      * CAMERA DMA       48052800 - 48052bff
4734      * CAMERA MMU       48052c00 - 48052fff
4735      * CAMERA L4        48053000 - 48053fff
4736      * SDMA Mod         48056000 - 48056fff
4737      * SDMA L4          48057000 - 48057fff
4738      * SSI Top          48058000 - 48058fff
4739      * SSI GDD          48059000 - 48059fff
4740      * SSI Port1        4805a000 - 4805afff
4741      * SSI Port2        4805b000 - 4805bfff
4742      * SSI L4           4805c000 - 4805cfff
4743      * USB Mod          4805e000 - 480fefff
4744      * USB L4           4805f000 - 480fffff
4745      * WIN_TRACER1 Mod  48060000 - 48060fff
4746      * WIN_TRACER1 L4   48061000 - 48061fff
4747      * WIN_TRACER2 Mod  48062000 - 48062fff
4748      * WIN_TRACER2 L4   48063000 - 48063fff
4749      * WIN_TRACER3 Mod  48064000 - 48064fff
4750      * WIN_TRACER3 L4   48065000 - 48065fff
4751      * WIN_TRACER4 Top  48066000 - 480660ff
4752      * WIN_TRACER4 ETT  48066100 - 480661ff
4753      * WIN_TRACER4 WT   48066200 - 480662ff
4754      * WIN_TRACER4 L4   48067000 - 48067fff
4755      * XTI Mod          48068000 - 48068fff
4756      * XTI L4           48069000 - 48069fff
4757      * UART1 Mod        4806a000 - 4806afff
4758      * UART1 L4         4806b000 - 4806bfff
4759      * UART2 Mod        4806c000 - 4806cfff
4760      * UART2 L4         4806d000 - 4806dfff
4761      * UART3 Mod        4806e000 - 4806efff
4762      * UART3 L4         4806f000 - 4806ffff
4763      * I2C1 Mod         48070000 - 48070fff
4764      * I2C1 L4          48071000 - 48071fff
4765      * I2C2 Mod         48072000 - 48072fff
4766      * I2C2 L4          48073000 - 48073fff
4767      * McBSP1 Mod       48074000 - 48074fff
4768      * McBSP1 L4        48075000 - 48075fff
4769      * McBSP2 Mod       48076000 - 48076fff
4770      * McBSP2 L4        48077000 - 48077fff
4771      * GPTIMER3 Mod     48078000 - 48078fff
4772      * GPTIMER3 L4      48079000 - 48079fff
4773      * GPTIMER4 Mod     4807a000 - 4807afff
4774      * GPTIMER4 L4      4807b000 - 4807bfff
4775      * GPTIMER5 Mod     4807c000 - 4807cfff
4776      * GPTIMER5 L4      4807d000 - 4807dfff
4777      * GPTIMER6 Mod     4807e000 - 4807efff
4778      * GPTIMER6 L4      4807f000 - 4807ffff
4779      * GPTIMER7 Mod     48080000 - 48080fff
4780      * GPTIMER7 L4      48081000 - 48081fff
4781      * GPTIMER8 Mod     48082000 - 48082fff
4782      * GPTIMER8 L4      48083000 - 48083fff
4783      * GPTIMER9 Mod     48084000 - 48084fff
4784      * GPTIMER9 L4      48085000 - 48085fff
4785      * GPTIMER10 Mod    48086000 - 48086fff
4786      * GPTIMER10 L4     48087000 - 48087fff
4787      * GPTIMER11 Mod    48088000 - 48088fff
4788      * GPTIMER11 L4     48089000 - 48089fff
4789      * GPTIMER12 Mod    4808a000 - 4808afff
4790      * GPTIMER12 L4     4808b000 - 4808bfff
4791      * EAC Mod          48090000 - 48090fff
4792      * EAC L4           48091000 - 48091fff
4793      * FAC Mod          48092000 - 48092fff
4794      * FAC L4           48093000 - 48093fff
4795      * MAILBOX Mod      48094000 - 48094fff
4796      * MAILBOX L4       48095000 - 48095fff
4797      * SPI1 Mod         48098000 - 48098fff
4798      * SPI1 L4          48099000 - 48099fff
4799      * SPI2 Mod         4809a000 - 4809afff
4800      * SPI2 L4          4809b000 - 4809bfff
4801      * MMC/SDIO Mod     4809c000 - 4809cfff
4802      * MMC/SDIO L4      4809d000 - 4809dfff
4803      * MS_PRO Mod       4809e000 - 4809efff
4804      * MS_PRO L4        4809f000 - 4809ffff
4805      * RNG Mod          480a0000 - 480a0fff
4806      * RNG L4           480a1000 - 480a1fff
4807      * DES3DES Mod      480a2000 - 480a2fff
4808      * DES3DES L4       480a3000 - 480a3fff
4809      * SHA1MD5 Mod      480a4000 - 480a4fff
4810      * SHA1MD5 L4       480a5000 - 480a5fff
4811      * AES Mod          480a6000 - 480a6fff
4812      * AES L4           480a7000 - 480a7fff
4813      * PKA Mod          480a8000 - 480a9fff
4814      * PKA L4           480aa000 - 480aafff
4815      * MG Mod           480b0000 - 480b0fff
4816      * MG L4            480b1000 - 480b1fff
4817      * HDQ/1-wire Mod   480b2000 - 480b2fff
4818      * HDQ/1-wire L4    480b3000 - 480b3fff
4819      * MPU interrupt    480fe000 - 480fefff
4820      * STI channel base 54000000 - 5400ffff
4821      * IVA RAM          5c000000 - 5c01ffff
4822      * IVA ROM          5c020000 - 5c027fff
4823      * IMG_BUF_A        5c040000 - 5c040fff
4824      * IMG_BUF_B        5c042000 - 5c042fff
4825      * VLCDS            5c048000 - 5c0487ff
4826      * IMX_COEF         5c049000 - 5c04afff
4827      * IMX_CMD          5c051000 - 5c051fff
4828      * VLCDQ            5c053000 - 5c0533ff
4829      * VLCDH            5c054000 - 5c054fff
4830      * SEQ_CMD          5c055000 - 5c055fff
4831      * IMX_REG          5c056000 - 5c0560ff
4832      * VLCD_REG         5c056100 - 5c0561ff
4833      * SEQ_REG          5c056200 - 5c0562ff
4834      * IMG_BUF_REG      5c056300 - 5c0563ff
4835      * SEQIRQ_REG       5c056400 - 5c0564ff
4836      * OCP_REG          5c060000 - 5c060fff
4837      * SYSC_REG         5c070000 - 5c070fff
4838      * MMU_REG          5d000000 - 5d000fff
4839      * sDMA R           68000400 - 680005ff
4840      * sDMA W           68000600 - 680007ff
4841      * Display Control  68000800 - 680009ff
4842      * DSP subsystem    68000a00 - 68000bff
4843      * MPU subsystem    68000c00 - 68000dff
4844      * IVA subsystem    68001000 - 680011ff
4845      * USB              68001200 - 680013ff
4846      * Camera           68001400 - 680015ff
4847      * VLYNQ (firewall) 68001800 - 68001bff
4848      * VLYNQ            68001e00 - 68001fff
4849      * SSI              68002000 - 680021ff
4850      * L4               68002400 - 680025ff
4851      * DSP (firewall)   68002800 - 68002bff
4852      * DSP subsystem    68002e00 - 68002fff
4853      * IVA (firewall)   68003000 - 680033ff
4854      * IVA              68003600 - 680037ff
4855      * GFX              68003a00 - 68003bff
4856      * CMDWR emulation  68003c00 - 68003dff
4857      * SMS              68004000 - 680041ff
4858      * OCM              68004200 - 680043ff
4859      * GPMC             68004400 - 680045ff
4860      * RAM (firewall)   68005000 - 680053ff
4861      * RAM (err login)  68005400 - 680057ff
4862      * ROM (firewall)   68005800 - 68005bff
4863      * ROM (err login)  68005c00 - 68005fff
4864      * GPMC (firewall)  68006000 - 680063ff
4865      * GPMC (err login) 68006400 - 680067ff
4866      * SMS (err login)  68006c00 - 68006fff
4867      * SMS registers    68008000 - 68008fff
4868      * SDRC registers   68009000 - 68009fff
4869      * GPMC registers   6800a000   6800afff
4870      */
4871
4872     qemu_register_reset(omap2_mpu_reset, s);
4873
4874     return s;
4875 }